18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet技術有哪些優(yōu)勢

是德科技KEYSIGHT ? 來源:是德科技KEYSIGHT ? 2024-11-27 15:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Chiplet技術簡介

Chiplet技術,就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPUGPU、內(nèi)存等,分別制造成獨立的小芯片。然后,通過高速互聯(lián)技術將它們連接在一起,形成一個完整的芯片。比如說NVIDIA最新發(fā)布的DGX B200,就是Chiplet技術下的產(chǎn)物。這也是NVIDIA第一款Chiplet GPU芯片,憑借 NVIDIA Blackwell 架構在計算方面的進步,DGX B200 的訓練性能是 DGX H100 的 3 倍,推理性能是 DGX H100 的 15 倍,想了解更多Chiplet架構的小伙伴,可以移步視頻號。

Chiplet的技術優(yōu)勢

01提高芯片良率

傳統(tǒng)的單芯片設計模式,隨著芯片尺寸的不斷縮小,邁入3nm、2nm制程后,芯片的良率成為一大挑戰(zhàn)。據(jù)悉,頭部晶圓大廠的3nm良率也僅在50%左右。而Chiplet技術將芯片設計分解成多個更小的模塊,每個模塊可以單獨進行制造和測試,從而可以提高整體芯片的良率。

02降低芯片成本

隨著行業(yè)轉(zhuǎn)向更小的工藝節(jié)點,生產(chǎn)大型芯片的成本持續(xù)增加。目前臺積電3納米晶圓每片成本為20,000美元,比5nm(16,000 美元)晶圓成本上漲了25%,而行業(yè)預計2nm晶圓成本將比3nm再增加50%。制造大型整體芯片將變得越來越不經(jīng)濟。在摩爾定律基本上不再帶來經(jīng)濟效益的情況下,Chiplet被認為是最好的大芯片替代設計方法。Chiplet技術可以采用不同制程工藝、不同代工廠來制造不同的模塊,例如可以使用成熟的制程工藝來制造成熟的IP模塊,而使用更先進的制程工藝來制造關鍵的性能模塊,這種混合制程工藝可以降低芯片的整體成本。

03提高芯片靈活性

Chiplet技術可以根據(jù)不同的需求定制芯片配置,例如可以根據(jù)客戶的需求選擇不同的IP模塊或調(diào)整模塊的數(shù)量。由于模塊化設計使得各個模塊獨立,設計者可以針對特定需求對特定模塊進行優(yōu)化和迭代,而不會影響其他模塊。這種靈活性使得芯片能夠更好地滿足不同的市場需求。

Chiplet面臨的挑戰(zhàn)

1互聯(lián)技術挑戰(zhàn)

Chiplet技術需要使用高速互聯(lián)技術來將不同的Chiplet連接在一起。目前常用的互聯(lián)技術包括高速SerDes、PCI Express等,但這些技術的帶寬和成本都存在一定的限制。目前可以看到國際大廠在設計Chiplet芯片時,都將互聯(lián)作為很重要的一環(huán)。像AMD的"Infinity Fabric"技術、英特爾嵌入式多芯片互連橋 (EMIB) 等。

2封裝技術挑戰(zhàn)

Chiplet技術往往需要使用先進的封裝技術,如2.5D、3D封裝技術將不同的Chiplet封裝在一起,與此同時,還要考慮散熱和功耗的要求。包括臺積電在內(nèi)的晶圓代工廠正在通過3D封裝技術來快速響應Chiplet。

3生態(tài)系統(tǒng)挑戰(zhàn)

Chiplet技術需要一個完整的生態(tài)系統(tǒng)來支持,包括Chiplet設計工具、Chiplet制造工藝、Chiplet測試工具等。目前,Chiplet技術的生態(tài)系統(tǒng)還不完善,需要更多的企業(yè)和機構加入到Chiplet生態(tài)系統(tǒng)的建設中來。

4標準化挑戰(zhàn)

Chiplet技術需要統(tǒng)一的標準來規(guī)范Chiplet的接口、互聯(lián)方式等。目前業(yè)界Chiplet的互聯(lián)標準規(guī)范有很多,有OIF聯(lián)盟的XSR,Open聯(lián)盟的BOW和OHBI,Chips Alliance的AIB,當然,還有目前最熱的UCIe。UCIe(Universal chiplet interconnect express)互聯(lián)標準的誕生,為Chiplet互聯(lián)的兼容性和互操作性問題帶來了很大的幫助,該標準由AMD、Arm、英特爾、高通、三星、臺積電、日月光、谷歌、Meta和微軟等十家行業(yè)巨頭聯(lián)合推出。隨著UCIe標準的不斷完善和推廣,Chiplet技術將得到更加廣泛的應用,并對芯片產(chǎn)業(yè)產(chǎn)生深遠的影響,是德科技作為UCIe聯(lián)盟的一員,也積極的參與到了標準的制定中來。

是德科技在Chiplet方面的儲備

Chiplet技術需要對Chiplet之間的互聯(lián)進行設計和測試。這對于芯片設計人員和測試工程師來說都是一個新的挑戰(zhàn)。是德科技作為專業(yè)的測試方案提供商,也提供了從仿真到測試的完整方案。

1.仿真平臺

ADS2024是業(yè)界支持Chiplet D2D的建模仿真工具,ADS2024 Update 1.0版本已經(jīng)支持UCIe規(guī)范,能夠仿真測試的指標包括:眼高,眼寬,BER,VTF等。

2.物理層測試平臺

在高速接口的物理層測試方面,是德科技也提供了從發(fā)送,信道到接收端的測試方案。

3.On-wafer測試

對On-wafer測試,是德科技也與合作伙伴一起推出針對Chiplet晶圓和硅光的On-Wafer測試平臺。

Chiplet技術儼然已經(jīng)成為了一種重要的芯片設計趨勢。

想象一下,未來我們可以像搭積木一樣,輕松地構建各種功能強大、性能卓越的芯片,滿足不同應用的需求。Chiplet不僅是一種制造方式,更是一種思維方式,讓我們能夠以更加靈活、創(chuàng)新的方式來構建未來的芯片世界。讓我們一起期待,Chiplet技術如何繼續(xù)推動科技的進步,引領我們進入更加美好的未來!

關于是德科技

是德科技(NYSE:KEYS)啟迪并賦能創(chuàng)新者,助力他們將改變世界的技術帶入生活。作為一家標準普爾 500 指數(shù)公司,我們提供先進的設計、仿真和測試解決方案,旨在幫助工程師在整個產(chǎn)品生命周期中更快地完成開發(fā)和部署,同時控制好風險。我們的客戶遍及全球通信、工業(yè)自動化、航空航天與國防、汽車、半導體和通用電子等市場。我們與客戶攜手,加速創(chuàng)新,創(chuàng)造一個安全互聯(lián)的世界。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    462

    文章

    53252

    瀏覽量

    455471
  • 晶圓
    +關注

    關注

    53

    文章

    5307

    瀏覽量

    131329
  • gpu
    gpu
    +關注

    關注

    28

    文章

    5053

    瀏覽量

    134035
  • chiplet
    +關注

    關注

    6

    文章

    475

    瀏覽量

    13421

原文標題:積木造芯片?Chiplet 技術詳解

文章出處:【微信號:是德科技KEYSIGHT,微信公眾號:是德科技KEYSIGHT】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    解構Chiplet,區(qū)分炒作與現(xiàn)實

    ,對于芯片架構的設計需要什么、哪些技術已經(jīng)成熟可用以及哪些創(chuàng)新即將出現(xiàn),仍然存在不確定性。在Chiplet開始廣泛應用之前,了解該技術及其配套生態(tài)系統(tǒng)至關重要。隨著
    的頭像 發(fā)表于 10-23 12:19 ?115次閱讀
    解構<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實

    玻璃中介板技術的結構和性能優(yōu)勢

    半導體行業(yè)持續(xù)推進性能和集成度的邊界,Chiplet技術作為克服傳統(tǒng)單片設計局限性的解決方案正在興起。在各種Chiplet集成方法中,玻璃中介板代表了一個突破性進展,提供了傳統(tǒng)硅基或有機基板無法實現(xiàn)
    的頭像 發(fā)表于 09-22 15:37 ?417次閱讀
    玻璃中介板<b class='flag-5'>技術</b>的結構和性能<b class='flag-5'>優(yōu)勢</b>

    CMOS 2.0與Chiplet兩種創(chuàng)新技術的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?511次閱讀

    物聯(lián)網(wǎng)藍牙模塊哪些優(yōu)勢?

    隨著物聯(lián)網(wǎng)技術的不斷發(fā)展,藍牙模塊作為物聯(lián)網(wǎng)的重要組成部分,其應用越來越廣泛。那么,物聯(lián)網(wǎng)藍牙模塊哪些優(yōu)勢呢?低功耗:藍牙模塊采用了低功耗技術,使得其在傳輸數(shù)據(jù)時能夠有效的降低能耗,
    發(fā)表于 06-28 21:49

    技術封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術的戰(zhàn)略意義,華芯邦如何通過技術積累推動中國從“跟跑”到“領跑”。
    的頭像 發(fā)表于 05-06 14:42 ?604次閱讀

    Chiplet與先進封裝設計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術使得復雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?1575次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進封裝

    隨著半導體行業(yè)的技術進步,尤其是摩爾定律的放緩,芯片設計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?878次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    Chiplet技術在消費電子領域的應用前景

    探討Chiplet技術如何為智能手機、平板電腦等消費電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?661次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>在消費電子領域的應用前景

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標準促進創(chuàng)新生態(tài)發(fā)展”為主題,大會
    的頭像 發(fā)表于 03-25 16:59 ?1364次閱讀

    Chiplet技術優(yōu)勢和挑戰(zhàn)

    本文由半導體產(chǎn)業(yè)縱橫(ID:ICVIEWS)綜合易于擴展、更快創(chuàng)新和成本效益都是芯片組的優(yōu)勢,同時還增強了功能和性能效率。根據(jù)IDTechEx最近發(fā)布的一份報告,利用小芯片技術可以實現(xiàn)更小、更緊湊且
    的頭像 發(fā)表于 03-21 13:00 ?623次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>的<b class='flag-5'>優(yōu)勢</b>和挑戰(zhàn)

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術,也被稱為小芯片或芯粒技術,是一種創(chuàng)新的芯片設計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝
    的頭像 發(fā)表于 03-12 12:47 ?1477次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    2.5D集成電路的Chiplet布局設計

    隨著摩爾定律接近物理極限,半導體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術方向發(fā)展。在2.5D集成技術中,多個Chiplet通過微凸點、硅通孔和重布線層放置在中介層上。這種架構在異構集成方面具有
    的頭像 發(fā)表于 02-12 16:00 ?1803次閱讀
    2.5D集成電路的<b class='flag-5'>Chiplet</b>布局設計

    解鎖Chiplet潛力:封裝技術是關鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設計的技術邊界。Chiplet的誕生不僅僅是技術的迭代,更是對未來芯片架構的革命性改變。然而,要真正解鎖Chiplet
    的頭像 發(fā)表于 01-05 10:18 ?1480次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝<b class='flag-5'>技術</b>是關鍵

    Chiplet技術革命:解鎖半導體行業(yè)的未來之門

    隨著半導體技術的飛速發(fā)展,芯片設計和制造面臨著越來越大的挑戰(zhàn)。傳統(tǒng)的單芯片系統(tǒng)(SoC)設計模式在追求高度集成化的同時,也面臨著設計復雜性、制造成本、良率等方面的瓶頸。而Chiplet技術的出現(xiàn),為這些問題提供了新的解決方案。本
    的頭像 發(fā)表于 12-26 13:58 ?1572次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>革命:解鎖半導體行業(yè)的未來之門

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標志著芯片技術的關鍵進步,展現(xiàn)了 Cadence 致力于通過其芯片架構和框架推動行業(yè)領先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?935次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>