18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談高速電路PCB的布線設計原則

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-11-15 16:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

元器件正朝著高速低耗小體積高抗干擾性的方向發(fā)展,這一發(fā)展趨勢對印刷電路板的設計提出了很多新要求。PCB 設計是電子產(chǎn)品設計的重要階段,當電原理圖已經(jīng)設計好后,根據(jù)結(jié)構(gòu)要求,按照功能劃分確定采用幾塊功能板,并確定每塊功能板 PCB 外型尺寸、安裝方式,還必須同時考慮調(diào)試、維修的方便性,以及屏蔽、散熱、EMI 性能等因素。需要工程人員確定布局布線方案,確定關(guān)鍵電路和信號線和布線方法細節(jié),以及應該遵從的布線原則。PCB 設計過程的幾個階段都必須進行檢查、分析和修改。整個布線完成后,再經(jīng)過全面規(guī)則檢查,才能拿去加工。

一、引言

長期以來,設計人員往往將精力花在對程序、電原理、參數(shù)冗余等方面的核查上,卻極少將精力花在對 PCB 設計的審核方面,而往往正是由于 PCB 設計缺陷,導致大量的產(chǎn)品性能問題。PCB 設計原則涉及到許多方方面面,包括各項基本原則、抗干擾、電磁兼容、安全防護,等等。對于這些方面,特別在高頻電路(尤其在微波級高頻電路)方面,相關(guān)理念的缺乏,往往導致整個研發(fā)項目的失敗。許多人還停留在“將電原理用導體連接起來發(fā)揮預定作用”基礎(chǔ)上,甚至認為“PCB 設計屬于結(jié)構(gòu)、工藝和提高生產(chǎn)效率等方面的考慮范疇”。許多工程師也沒有充分認識到該環(huán)節(jié)在產(chǎn)品設計中,應是整個設計工作的特別重點,而錯誤地將精力花費在選擇高性能的元器件,結(jié)果是成本大幅上升,性能的提高卻微乎其微。

二、高速 PCB 設計

在產(chǎn)品工程中,PCB 的設計占據(jù)非常重要的位置,尤其在高頻電設計中。有一些普遍的規(guī)則,這些規(guī)則將作為普遍指導方針來對待。將高頻電路之 PCB 的設計原則與技巧應用于設計之中,則可以大幅提高設計成功率。

(一)高速電路 PCB 的布線設計原則

1.使邏輯扇出最小化,最好只帶一個負載。

2.在高速信號線的輸出與接收端之間盡可能避免使用通孔,避免引腳圖形的十字交叉。尤其是時鐘信號線,需要特別注意。

3.上下相鄰兩層信號線應該互相垂直,避免拐直角彎。

4.并聯(lián)端接負載電阻應盡可能靠近接收端。

5.為保證最小反射,所有的開路線(或沒有端接匹配的線)長度必須滿足下式:

Lopen——開長路線度(inches)

trise——信號上升時間(ns)

tpd——線的傳播延遲(0.188ns/in——按帶線特性)。

幾種高速邏輯電路上升時間典型值:

6.當開路線長度超過上式要求的值時,應使用串聯(lián)阻尼電阻器,串聯(lián)端接電阻應該盡可能地接到輸出端的引腳上。

7.保證模擬電路和數(shù)字電路分開,AGND 和 DGND 必須通過一個電感或磁珠連接在一起,并盡可能在接近 A/D 轉(zhuǎn)換器的位置。

8.保證電源的充分去耦。

9.最好使用表面安裝電阻和電容

(二)旁路和去耦

1.選擇去耦電容之前,先計算濾除高頻電流所需的諧振頻率要求。

2.大于自諧頻率,電容器將變成電感性,從而失去去耦電容作用。應該注意,有些邏輯電路具有比常用去耦電容自身諧振頻率更高的頻譜能量。

3.容器器自身具有的諧振頻率,稱之為自諧頻率。如果希望濾除的高頻

4.要根據(jù)電路所含的 RF 能量、開關(guān)電路的上升時間,以及特別關(guān)注的頻率范圍計算所需的電容值,不要用猜測或是根據(jù)以前的一貫用法使用。

5.計算地和電源平面的諧振頻率。以此二平面構(gòu)筑的去耦電容能夠取得最大效益。

6.對高速元件及蘊涵豐富 RF 帶寬能量的區(qū)域,應該使用多種電容并聯(lián),以去除大頻寬的 RF 能量。也要注意:當在高頻,大電容變?yōu)殡姼行詴r,小電容還保持電容性,于某一特殊頻率將會組成 LC 諧振電路,造成無限大阻抗,因而完全失去旁路作用,若有此情況發(fā)生,使用單一電容會更為有效。

7.在電路板所有電源輸入連接器邊,及上升時間快于 3ns 之元件的電源腳,設置并聯(lián)電容。

8.在 PCB 電源輸入端及扳子的對角方向處,應該使用足夠大容量的電容器,保證電路切換狀態(tài)時產(chǎn)生的電流變化。對其他電路的去耦電容也應有同樣考慮,工作電流越大,所需的電容量就越大。以減小電壓和電流的脈動,提高系統(tǒng)的穩(wěn)定性。因此,去耦電容肩負去耦和續(xù)流的雙重作用。

9.如果使用了太多的去耦電容,當開機時會從電源吸收大量電流,因此,在電源輸出端應該放一群大電容來提供大電流量。

(三)阻抗變換與匹配

1.在低頻電路中,匹配的概念是相當重要的(使負載阻抗與激勵源內(nèi)阻共軛相等)。在高頻電路中,信號線終端的匹配更為重要:

一方面要求 ZL=Zc,保證沿線無駐波;另一方面,為獲得最大功率,要求信號線輸入端與激勵源相接時應共軛匹配。因此,匹配對微波電路的工作性能產(chǎn)生直接影響??梢姡?/p>

若終端不匹配,信號線上會產(chǎn)生反射和駐波,導致負載功率下降(高功率駐波還會在波腹點產(chǎn)生打火現(xiàn)象)。

由于反射波的存在,將對激勵源產(chǎn)生不良影響,導致工作頻率和輸出功率穩(wěn)定性下降。

然而,實際中給定的負載阻抗與信號線特性阻抗不一定相同,信號線與激勵源阻抗也不一定共軛,因而必須了解及應用阻抗匹配技術(shù)。

2.λ/4 阻抗變換器

當信號線長 L=λ/4,即βL=π/2 時,可得

Zin=Zc2/ZL

上式表明,經(jīng)λ/4PCB 傳輸線變換后,其阻抗將發(fā)生顯著變化??梢灾溃寒?ZL 不匹配時,可利用對 PCB 傳輸線的再構(gòu)造來達到匹配目的。對于兩段特性阻抗分別為 Z'c、Z"c 的 PCB 傳輸線,可通過的 PCB 傳輸線連接以達到使 Z'c 與 Z"c 匹配的目的。

需注意的是:λ/4 阻抗變換器匹配兩段阻抗不同的 PCB 傳輸線后的工作頻率很窄。

3.單分支短路線匹配

可采用在 PCB 傳輸線適當位置并接經(jīng)過適當構(gòu)造之短路線的形式改變 PCB 傳輸線阻抗而達到匹配目的。

(四)PCB 分層

高頻電路往往集成度較高布線密度大采用多層板既是布線所必須的也是降低干擾的有效手段合理選擇層數(shù)能大幅度降低印板尺寸能充分利用中間層來設置屏蔽能更好地實現(xiàn)就近接地能有效地降低寄生電感能有效縮短信號的傳輸長度能大幅度地降低信號間的交叉干擾等等所有這些都對高頻電路的可靠工作有利有資料顯示同種材料時四層板要比雙面板的噪聲低 20dB 但是板層數(shù)越高制造工藝越復雜成本越高。

(五)電源隔離與地線分割

不同功能或者不同要求的電路布線,常常需要進行電源隔離和地線分割。如模擬電路與數(shù)字電路、弱信號電路與強信號電路、敏感電路(PLL、低抖動觸發(fā)等)與其它電路等,互相之間應該盡量減小干擾,電路才能達到預期指標要求。

基本要求:

1.不同區(qū)域的電源層或地層應該在電源入口處接在一起,通常為樹型結(jié)構(gòu)或手指形結(jié)構(gòu),不同功能電路的地線分割方法,分割縫隙和板子邊緣不得小于 2mm。

2.不同種類電源區(qū)域和地區(qū)域不能互相交叉

3.壕溝與橋。由于地平面的分區(qū)分割,常常會造成各功能電路之間的信號傳輸返回回路的不連續(xù),為了保證信號、電源以及地的連接,除了采用變壓器隔離(不能傳輸直流信號)、光耦合器隔離(難于傳送高頻)之外,常用橋接方式?!皹颉睂嶋H上是壕溝上的一個缺口,且僅有一處而已,信號線、電源及接地都由此處越過壕溝。當使用這種方法時,如果是多點接地系統(tǒng)(所有高速設計都是)最好將橋的兩邊都接到機殼地。

三、結(jié)論

在產(chǎn)品工程中,PCB 的設計占據(jù)非常重要的位置,尤其在高頻電設計中尤其重要,同樣的原理設計,同樣的元器件,不同的人制作出來的 PCB 就具有不同的結(jié)果。有很多原理上行得通的東西在工程中卻難以實現(xiàn),或是別人能實現(xiàn)的東西另一些人卻實現(xiàn)不了,因此說做一塊 PCB 板不難,但要做好一塊 PCB 板卻不是一件容易的事情。


審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23650

    瀏覽量

    418520
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    164

    瀏覽量

    24784
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速數(shù)字電路設計與安裝技巧

    特性,旁路電容器的作用及其最佳容量,布線電感的降低方法.傳輸線路的阻抗調(diào)整方法.印制電路板圖形的阻抗設計.不產(chǎn)生噪聲的高速電路及印制電路板的
    發(fā)表于 09-06 15:21

    高速PCB設計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進行高速PCB設計的過程中,常常會遇到一個挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達,設計者需要對特定的高速信號組進行等長設計。手動進行這樣的操作可能會非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?1797次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動創(chuàng)建match_group

    高速PCB布局/布線原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(
    的頭像 發(fā)表于 05-28 19:34 ?1706次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的<b class='flag-5'>原則</b>

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個
    的頭像 發(fā)表于 05-07 14:50 ?1073次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速
    發(fā)表于 04-29 17:31

    技術(shù)資料—PCB設計規(guī)范

    和數(shù)字電路的電源在電源入口單點匯接,如電源電壓不一致,在兩電源較近處并 一 1~2nf 的電容,給兩電源間的信號返回電流提供通路。 8 PCB 布線與布局 當高速、中速和低速數(shù)字
    發(fā)表于 04-25 17:24

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    降低ESD風險的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會選擇阻抗最小的路徑泄放。因此,在布線時,必須確保ESD電流能快
    的頭像 發(fā)表于 04-25 09:43 ?491次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b>布局的抗干擾設計技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設計師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步是確定調(diào)節(jié)器的電流
    發(fā)表于 04-22 09:46

    建議收藏,這31條PCB設計布線技巧

    相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和
    發(fā)表于 04-19 10:46

    知識點積累——什么是3W原則和20H原則

    的寄生電容,導致信號衰減和傳輸延遲,影響時序同步性能。 嚴格遵循3W原則會增加PCB面積和布線的難度,因此通常僅對關(guān)鍵信號進行強制應用,普通信號可靈活調(diào)整。 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以
    發(fā)表于 04-16 11:18

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低串擾影響?

    高速PCB設計中,信號完整性、串擾、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服務器、高速計算、汽車電子等行業(yè)對高頻、高速
    的頭像 發(fā)表于 03-21 17:33 ?620次閱讀

    PCBPCB 電路布線設計

    電路布線設計數(shù)字設計電路布局要達到良好效果,仔細布線是完成電路板設計重要關(guān)鍵。數(shù)字與模擬布線
    發(fā)表于 03-12 13:36

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關(guān)電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線
    發(fā)表于 03-12 13:31

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實現(xiàn)
    的頭像 發(fā)表于 01-07 09:21 ?1529次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    PCB電路板的層數(shù)對性能的影響

    PCB的層數(shù)對電路板的性能有著顯著的影響。以下是幾個主要方面: 1. 信號傳輸速度和電磁干擾(EMI) 更高的信號傳輸速度:多層PCB可以通過更復雜的內(nèi)部布線來提供更高的信號傳輸速度。
    的頭像 發(fā)表于 11-05 09:58 ?1620次閱讀