資料介紹
項(xiàng)目背景及可行性分析
1.項(xiàng)目名稱、項(xiàng)目的主要內(nèi)容及目前的進(jìn)展情況
項(xiàng)目名稱: 基于FPGA的高速采樣顯示電路的實(shí)現(xiàn)
主要內(nèi)容:通過對(duì)被測(cè)信號(hào)的實(shí)時(shí)采樣,利用等效采樣原理,可以將采樣率為1MHz等效為200MHz,提高了被測(cè)信號(hào)的最高頻率,具有成本低,性能可靠,便易升級(jí)的特點(diǎn)。
2.項(xiàng)目關(guān)鍵技術(shù)及創(chuàng)新點(diǎn)的論述;
(1)200MHz脈沖產(chǎn)生電路
直接產(chǎn)生的方波信號(hào),電路復(fù)雜,易受外界干擾,性能指標(biāo)較差,制作難度較大。我們利用晶振產(chǎn)生20MHz方波信號(hào),利用FPGA內(nèi)部鎖相環(huán)電路將其倍頻到200MHz,電路簡(jiǎn)單,可靠性高,性能指標(biāo)好。
?。?) 多周期測(cè)量技術(shù)
利用傳統(tǒng)的測(cè)周期方法,測(cè)量計(jì)數(shù)誤差為±1。我們利用增加被測(cè)信號(hào)周期整倍數(shù)來減少測(cè)量誤差,測(cè)量誤差為原來的1/10n 。
?。?) 等效采樣算法
首先對(duì)輸入的模擬信號(hào)進(jìn)行整形,在過零點(diǎn)處產(chǎn)生脈沖,利用相鄰兩個(gè)過零點(diǎn)脈沖對(duì)周期為5ns的周期序列進(jìn)行計(jì)數(shù)(計(jì)數(shù)值為N),由此可產(chǎn)生對(duì)被測(cè)信號(hào)周期的測(cè)量,測(cè)量誤差不大于5ns。利用等效采樣原理,(T采樣=mT信號(hào)+△t), △t=1/200MHZ=5ns, 由于最高實(shí)時(shí)采樣率為信號(hào)最高頻率的十分之一,應(yīng)取m》=10,故等效采樣周期=10*N△t+△t從而完成200mSaPS的等效速率。
4:顯示技術(shù)
根據(jù)液晶顯示原理,液晶屏上的每一個(gè)點(diǎn)對(duì)應(yīng)著顯示緩沖存儲(chǔ)器的一個(gè)bit,通過一定的算法,將顯示緩存的某一bit 置1,就可將被測(cè)信號(hào)顯示出來。
5:控制模式選擇
控制電路可采用中大規(guī)模的集成電路來構(gòu)成,但結(jié)構(gòu)復(fù)雜,移置性差,在此我們選擇VHDL語言,通過編程,完成整個(gè)電路的控制。
項(xiàng)目實(shí)施方案
1.方案基本功能框圖及描述
方案基本功能框圖如圖1所示。

圖1 方案基本功能框圖
將輸入的模擬信號(hào)分成2路,一路經(jīng)ADC輸入FPGA 芯片 ,另一路經(jīng)斯密特電路輸入給FPGA 。FPGA外接20MHz的晶振,通過FPGA 內(nèi)部的鎖相環(huán)倍頻至200MHz,即周期為5ns的方波信號(hào)。用此方波信號(hào)作為時(shí)間基準(zhǔn),對(duì)經(jīng)斯密特電路輸入信號(hào)的周期進(jìn)行測(cè)量,得到被測(cè)信號(hào)周期=N*5ns,則等效采樣的時(shí)間間隔=m*(N*5ns)+5ns。根據(jù)等效采樣原理,此時(shí)的采樣率相當(dāng)于1/5ns=200MHz,利用LCD顯示技術(shù),可以看到此效果。
2.需要的開發(fā)平臺(tái)
接口:信號(hào)輸入的同軸電纜接口。
輸出:FPGA開發(fā)芯片的輸入輸出引腳(至少10根引線)。
所需要的目標(biāo)FPGA開發(fā)平臺(tái):ISE 9.0
3.方案實(shí)施過程中需要開發(fā)的模塊
在本方案中需要研制模數(shù)轉(zhuǎn)換模塊和LCD顯示接口模塊。若選用初級(jí)板Spartan-3E,則無須制作模數(shù)轉(zhuǎn)換模塊。否則,自行開發(fā)這些模塊。
4.系統(tǒng)最終要達(dá)到的性能指標(biāo)
等效采樣速率要達(dá)到200MHz。利用等效采樣原理,(T采樣=mT信號(hào)+△t), △t=1/200MHz=5ns, 若被測(cè)信號(hào)的最高頻率為10MHz,應(yīng)取m》=10,故等效采樣周期=10*N△t+△t,從而完成200MSaPS的等效速率。
需要的其它資源
1.設(shè)計(jì)輸入輸出功能子板
(1)ADC板。將模擬信號(hào)通過8位或12位模數(shù)轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號(hào),輸入信號(hào)幅度1V,最好截止頻率10MHz ,采樣頻率為1MHz,輸出數(shù)字信號(hào)高電平為3.3V。自行研發(fā)。
?。?)LCD
規(guī)格: 320x240。購買成品。
穩(wěn)壓電源,液晶顯示屏。
?
1.項(xiàng)目名稱、項(xiàng)目的主要內(nèi)容及目前的進(jìn)展情況
項(xiàng)目名稱: 基于FPGA的高速采樣顯示電路的實(shí)現(xiàn)
主要內(nèi)容:通過對(duì)被測(cè)信號(hào)的實(shí)時(shí)采樣,利用等效采樣原理,可以將采樣率為1MHz等效為200MHz,提高了被測(cè)信號(hào)的最高頻率,具有成本低,性能可靠,便易升級(jí)的特點(diǎn)。
2.項(xiàng)目關(guān)鍵技術(shù)及創(chuàng)新點(diǎn)的論述;
(1)200MHz脈沖產(chǎn)生電路
直接產(chǎn)生的方波信號(hào),電路復(fù)雜,易受外界干擾,性能指標(biāo)較差,制作難度較大。我們利用晶振產(chǎn)生20MHz方波信號(hào),利用FPGA內(nèi)部鎖相環(huán)電路將其倍頻到200MHz,電路簡(jiǎn)單,可靠性高,性能指標(biāo)好。
?。?) 多周期測(cè)量技術(shù)
利用傳統(tǒng)的測(cè)周期方法,測(cè)量計(jì)數(shù)誤差為±1。我們利用增加被測(cè)信號(hào)周期整倍數(shù)來減少測(cè)量誤差,測(cè)量誤差為原來的1/10n 。
?。?) 等效采樣算法
首先對(duì)輸入的模擬信號(hào)進(jìn)行整形,在過零點(diǎn)處產(chǎn)生脈沖,利用相鄰兩個(gè)過零點(diǎn)脈沖對(duì)周期為5ns的周期序列進(jìn)行計(jì)數(shù)(計(jì)數(shù)值為N),由此可產(chǎn)生對(duì)被測(cè)信號(hào)周期的測(cè)量,測(cè)量誤差不大于5ns。利用等效采樣原理,(T采樣=mT信號(hào)+△t), △t=1/200MHZ=5ns, 由于最高實(shí)時(shí)采樣率為信號(hào)最高頻率的十分之一,應(yīng)取m》=10,故等效采樣周期=10*N△t+△t從而完成200mSaPS的等效速率。
4:顯示技術(shù)
根據(jù)液晶顯示原理,液晶屏上的每一個(gè)點(diǎn)對(duì)應(yīng)著顯示緩沖存儲(chǔ)器的一個(gè)bit,通過一定的算法,將顯示緩存的某一bit 置1,就可將被測(cè)信號(hào)顯示出來。
5:控制模式選擇
控制電路可采用中大規(guī)模的集成電路來構(gòu)成,但結(jié)構(gòu)復(fù)雜,移置性差,在此我們選擇VHDL語言,通過編程,完成整個(gè)電路的控制。
項(xiàng)目實(shí)施方案
1.方案基本功能框圖及描述
方案基本功能框圖如圖1所示。

圖1 方案基本功能框圖
將輸入的模擬信號(hào)分成2路,一路經(jīng)ADC輸入FPGA 芯片 ,另一路經(jīng)斯密特電路輸入給FPGA 。FPGA外接20MHz的晶振,通過FPGA 內(nèi)部的鎖相環(huán)倍頻至200MHz,即周期為5ns的方波信號(hào)。用此方波信號(hào)作為時(shí)間基準(zhǔn),對(duì)經(jīng)斯密特電路輸入信號(hào)的周期進(jìn)行測(cè)量,得到被測(cè)信號(hào)周期=N*5ns,則等效采樣的時(shí)間間隔=m*(N*5ns)+5ns。根據(jù)等效采樣原理,此時(shí)的采樣率相當(dāng)于1/5ns=200MHz,利用LCD顯示技術(shù),可以看到此效果。
2.需要的開發(fā)平臺(tái)
接口:信號(hào)輸入的同軸電纜接口。
輸出:FPGA開發(fā)芯片的輸入輸出引腳(至少10根引線)。
所需要的目標(biāo)FPGA開發(fā)平臺(tái):ISE 9.0
3.方案實(shí)施過程中需要開發(fā)的模塊
在本方案中需要研制模數(shù)轉(zhuǎn)換模塊和LCD顯示接口模塊。若選用初級(jí)板Spartan-3E,則無須制作模數(shù)轉(zhuǎn)換模塊。否則,自行開發(fā)這些模塊。
4.系統(tǒng)最終要達(dá)到的性能指標(biāo)
等效采樣速率要達(dá)到200MHz。利用等效采樣原理,(T采樣=mT信號(hào)+△t), △t=1/200MHz=5ns, 若被測(cè)信號(hào)的最高頻率為10MHz,應(yīng)取m》=10,故等效采樣周期=10*N△t+△t,從而完成200MSaPS的等效速率。
需要的其它資源
1.設(shè)計(jì)輸入輸出功能子板
(1)ADC板。將模擬信號(hào)通過8位或12位模數(shù)轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號(hào),輸入信號(hào)幅度1V,最好截止頻率10MHz ,采樣頻率為1MHz,輸出數(shù)字信號(hào)高電平為3.3V。自行研發(fā)。
?。?)LCD
規(guī)格: 320x240。購買成品。
穩(wěn)壓電源,液晶顯示屏。
?
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 利用FPGA控制ADC0809采樣電壓
- ARM與FPGA的接口實(shí)現(xiàn)的解析
- 基于FPGA和DSP的機(jī)載圖形顯示系統(tǒng) 36次下載
- 基于FPGA的多圖片動(dòng)態(tài)顯示VGA系統(tǒng) 27次下載
- 基于Verilog的FPGA與USB 2.0高速接口設(shè)計(jì)資料下載
- 基于多相濾波的正交采樣零中頻數(shù)字化接收及QPSK高速解調(diào)的FPGA實(shí)現(xiàn) 11次下載
- 基于FPGA的AD采樣的實(shí)現(xiàn) 32次下載
- 如何使用FPGA實(shí)現(xiàn)高速AD采樣 15次下載
- 如何使用FPGA實(shí)現(xiàn)TFT LCD顯示驅(qū)動(dòng)電路的設(shè)計(jì) 34次下載
- 如何使用FPGA和DSP進(jìn)行高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì) 20次下載
- FPGA如何實(shí)現(xiàn)對(duì)高速AD轉(zhuǎn)換芯片的控制電路 26次下載
- 基于CPLD/FPGA的動(dòng)態(tài)掃描LED顯示電路的設(shè)計(jì) 16次下載
- 基于FPGA的高速多通道AD采樣系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)_徐加彥 12次下載
- 基于FPGA的等效采樣存儲(chǔ)示波器設(shè)計(jì) 127次下載
- 一種新型高速采樣保持電路
- FPGA高速收發(fā)器的來源 548次閱讀
- 示波器帶寬與采樣率的關(guān)系 4434次閱讀
- Xilinx-7Series-FPGA高速收發(fā)器使用學(xué)習(xí) 2133次閱讀
- 峰值電壓采樣保持電路 1.6w次閱讀
- 基于fpga的過采樣技術(shù)設(shè)計(jì) 2731次閱讀
- 基于FPGA采樣技術(shù)的等效時(shí)間采樣原理剖析 2379次閱讀
- 基于FPGA實(shí)現(xiàn)高速ADC器件采樣時(shí)序控制與實(shí)時(shí)存儲(chǔ) 1.3w次閱讀
- 基于FPGA的自適應(yīng)同步器電路設(shè)計(jì)詳解 2233次閱讀
- 關(guān)于基于4通道時(shí)間交織的FPGA高速采樣系統(tǒng)的設(shè)計(jì) 7658次閱讀
- 采樣保持電路圖(五款采樣保持電路設(shè)計(jì)原理圖詳解) 10.1w次閱讀
- 利用AD574A設(shè)計(jì)基于FPGA的高速數(shù)據(jù)采集系統(tǒng) 8379次閱讀
- 基于FPGA和高速A/D轉(zhuǎn)換芯片ADC08D1500的相關(guān)系統(tǒng)設(shè)計(jì) 5583次閱讀
- 基于FPGA的高速PCB的設(shè)計(jì) 5051次閱讀
- FPGA與DSPs高速互聯(lián)的方案 2725次閱讀
- 基于FPGA實(shí)現(xiàn)VGA的彩色圖片顯示 4385次閱讀
下載排行
本周
- 1RK3588數(shù)據(jù)手冊(cè)
- 2.24 MB | 7次下載 | 免費(fèi)
- 2臺(tái)達(dá)變頻器VFD-M使用手冊(cè)
- 2.51 MB | 2次下載 | 免費(fèi)
- 3DAP03變頻器使用手冊(cè)
- 5.72 MB | 2次下載 | 免費(fèi)
- 4PC0310 高亮度恒流LED驅(qū)動(dòng)控制電路數(shù)據(jù)手冊(cè)
- 0.54 MB | 1次下載 | 免費(fèi)
- 5SAJ8000變頻器使用手冊(cè)
- 1.37 MB | 1次下載 | 免費(fèi)
- 6HSJ08 電機(jī)驅(qū)動(dòng)芯片數(shù)據(jù)手冊(cè)
- 1.00 MB | 次下載 | 免費(fèi)
- 7超大量程數(shù)字電容表BK-820電路原理圖資料
- 0.14 MB | 次下載 | 10 積分
- 8ZYNQ UltraScalePlus RFSOC QSPI Flash固化常見問題說明
- 1.31 MB | 次下載 | 免費(fèi)
本月
- 1常用電子元器件集錦
- 1.72 MB | 24500次下載 | 免費(fèi)
- 2如何看懂電子電路圖
- 12.88 MB | 137次下載 | 免費(fèi)
- 3PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊(cè)
- 3.03 MB | 14次下載 | 免費(fèi)
- 4ssd1306單片 CMOS OLED/PLED 驅(qū)動(dòng)芯片中文手冊(cè)
- 1.66 MB | 11次下載 | 1 積分
- 5PC5502負(fù)載均流控制電路數(shù)據(jù)手冊(cè)
- 1.63 MB | 11次下載 | 免費(fèi)
- 6PC2464具理想二極管的浪涌抑制控制器數(shù)據(jù)手冊(cè)
- 4.42 MB | 9次下載 | 免費(fèi)
- 7PC2466高電壓浪涌抑制器數(shù)據(jù)手冊(cè)
- 3.37 MB | 8次下載 | 免費(fèi)
- 8ESP32開發(fā)板元件資料
- 0.03 MB | 7次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935132次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191409次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183345次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81593次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73818次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65990次下載 | 10 積分
電子發(fā)燒友App






創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評(píng)論