18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一個成熟的FPGA不僅是熟悉FPGA就好

lPCU_elecfans ? 來源:未知 ? 作者:李倩 ? 2018-10-08 16:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我做FPGA開發(fā)9年多了,算是一個大齡工程師了。期間接觸過一些項目管理和技術(shù)支持之類的工作,不知道為什么,脫離研發(fā)做這些工作我總覺得不踏實,也許天生就適合死磕技術(shù)。

就是不知道繼續(xù)這么死磕下去會怎么樣,曾經(jīng)也很迷茫,生怕隨著年齡的增長,精力比不上年輕人,加班熬夜啥的心有余而力不足,會被逐漸淘汰。迷茫啥的就不細談了,好在我也想了很多,逐漸想明白了很多,這篇文章,我一定要給做FPGA的兄弟姐妹打打氣。

我現(xiàn)在最慶幸是事情就是從進入職場到現(xiàn)在一直是FPGA開發(fā),我感覺,做FPGA開發(fā)這行經(jīng)驗也是很重要的,入門簡單,想提升會越來越難。做FPGA開發(fā)不只是會寫寫verilog和VHDL代碼這么簡單,我記得剛學(xué)習(xí)verilog的時候,光是要搞明白哪些語句可以綜合,哪些語句不可以綜合,就花費了很長時間。

硬件開發(fā)語言是要映射成數(shù)字邏輯電路的,隨著做FPGA的時間長了,寫代碼的時候腦子里都是0/1的翻轉(zhuǎn),會逐漸映射出一個個與非門、觸發(fā)器、存儲器,以及他們之間的連線,并且時時刻刻考慮怎樣設(shè)計才能保證面積最小或者延遲最低。

功能做對了還要考慮時序的優(yōu)化,就算你功能設(shè)計的再完美,代碼寫的再簡潔,設(shè)計的時候沒有考慮時序,一切都是花架子、空擺設(shè)。

一個成熟的FPGA不僅是熟悉FPGA就好,最基本的接口協(xié)議就能羅列一大堆,夠你啃很久了,不懂接口協(xié)議FPGA就是孤家寡人,沒有數(shù)據(jù)的交互,什么都干不了。

如果要用FPGA做算法,還需要學(xué)習(xí)更高級的語言做仿真和驗證,更重要的是要把算法映射到FPGA的硬件資源或者外設(shè),并基于速度、面積和功能做平衡,做優(yōu)化。還是挺有挑戰(zhàn)呢?

FPGA是介于軟硬件之間的一朵奇葩。你用它做接口、做通信,它就偏向硬件;你用它做算法、做控制,它就偏向軟件。而且隨著人工智能、機器視覺的崛起,F(xiàn)PGA更加偏向軟件算法的異構(gòu),有和GPU一爭高下的潛力。想想都有些小激動呢?

所以,正在做和準(zhǔn)備做FPGA的兄弟姐妹們,我們已經(jīng)在路上了,也許你面前溝溝坎坎很難走,甚至有一堵墻遮光蔽日,請你相信前途是光明的,憑著死磕的精神繼續(xù)走下去,每天都會有收獲。

在這里,我也想通過博客分享自己的積累,讓自己的東西見見光,請請先行者們多指點,也給后來人鋪鋪路,最主要是希望能交到志同道合的朋友,技術(shù)的路上我們不孤單!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22217

    瀏覽量

    628040
  • 數(shù)字邏輯電路
    +關(guān)注

    關(guān)注

    0

    文章

    106

    瀏覽量

    16427

原文標(biāo)題:一個大齡FPGA工程師的9年人生忠告,你不看看?

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等。
    的頭像 發(fā)表于 10-15 10:39 ?1550次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    25年11月上海FPGA算法實現(xiàn)與應(yīng)用技術(shù)高級研修分享

    、半帶濾波、NCO過程,完全掌握 FPGA模塊級設(shè)計仿真能力。   深入學(xué)習(xí)數(shù)據(jù)流,不僅是算法和FPGA&DSP設(shè)計者的需求,對于從事接口設(shè)計工作、軟件配置工作、系統(tǒng)測試工作,項目
    發(fā)表于 10-11 11:55

    智多晶推出新代SA5T-200系列FPGA器件

    方案、性能大幅提升,為系統(tǒng)設(shè)計提供更具競爭力的國產(chǎn)替代解決方案。這不僅是款新產(chǎn)品,更是智多晶在國產(chǎn)高端 FPGA 市場的戰(zhàn)略級布局。
    的頭像 發(fā)表于 07-02 09:13 ?1948次閱讀

    怎么結(jié)合嵌入式,Linux,和FPGA方向達到均衡發(fā)展?

    在嵌入式領(lǐng)域,不少人都懷揣著讓嵌入式、Linux 和 FPGA方向?qū)崿F(xiàn)均衡發(fā)展的夢想,然而實踐中卻面臨諸多挑戰(zhàn)。就像備受矚目的全棧工程師稚暉君,他從大學(xué)玩單片機起步,憑借將智能算法融入嵌入式而
    的頭像 發(fā)表于 06-25 10:08 ?551次閱讀
    怎么結(jié)合嵌入式,Linux,和<b class='flag-5'>FPGA</b>三<b class='flag-5'>個</b>方向達到<b class='flag-5'>一</b><b class='flag-5'>個</b>均衡發(fā)展?

    智多晶FPGA設(shè)計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計的時代浪潮中,智多晶率先邁出關(guān)鍵步——智多晶正式宣布旗下 FPGA 設(shè)計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計專屬 AI 助
    的頭像 發(fā)表于 06-06 17:06 ?928次閱讀

    擁抱開源!起來做FPGA開發(fā)板啦!

    !起來做FPGA開發(fā)板啦! 2、第二步:點擊前往報名>報名入口 3、第三步:加小助手微信進群,備注 開源FPGA 注:完成上面三步驟才算報名成功~ 開源規(guī)劃: 1、活動報
    發(fā)表于 06-06 14:05

    FPGA從0到1學(xué)習(xí)資料集錦

    種類更多,而不僅僅是原來的簡單邏輯單元(LE)。早期的 FPGA 相對比較簡單, 所有的功能單元僅僅由管腳、內(nèi)部 buffer、LE、RAM 構(gòu)建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構(gòu)成
    發(fā)表于 05-13 15:41

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    。Ultrascale+采用16ns,有3系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源與架構(gòu),本文將重點介紹Ultrascale的時鐘資源與架構(gòu),Ultrascale+和Ultrascale大體上相似。
    的頭像 發(fā)表于 04-24 11:29 ?1811次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的時鐘資源與架構(gòu)解析

    國產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會有廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了本書——《國產(chǎn)FPGA權(quán)威開發(fā)指南》,我想送些書給到
    的頭像 發(fā)表于 04-14 09:53 ?467次閱讀
    國產(chǎn)<b class='flag-5'>FPGA</b>往事

    數(shù)字集成電路 Verilog 熟悉vivado FPGA微電子、電子工程

    1、計算機、微電子、電子工程等相關(guān)專業(yè)碩士; 2、熟悉數(shù)字集成電路基本原理、設(shè)計技巧、設(shè)計流程及相關(guān)EDA工具; 3、精通Verilog語言,熟悉AMBA協(xié)議; 4、有FPGA開發(fā)或SOC設(shè)計經(jīng)驗優(yōu)先; 5、具有較強的獨立工作能
    發(fā)表于 02-11 18:03

    FPGA驅(qū)動AD芯片之實現(xiàn)與芯片通信

    概述:?利用FPGA實現(xiàn)AD芯片的時序,進步實現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對時序圖的實現(xiàn),掌握時序圖轉(zhuǎn)換Verilog硬件描述語言技巧后與其它芯片進行數(shù)據(jù)的交互也是類似的
    的頭像 發(fā)表于 12-17 15:27 ?1386次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動AD芯片之實現(xiàn)與芯片通信

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    編程來配置以實現(xiàn)特定的功能 為特定應(yīng)用定制設(shè)計的集成電路,需要根據(jù)特定的需求從頭開始設(shè)計和制造 設(shè)計與制造 預(yù)先制造好,用戶可以根據(jù)需要通過編程來定制其功能 設(shè)計和制造過程是次性的,旦制造完成,其功能就固定了 成本 包括購買FPGA
    的頭像 發(fā)表于 12-02 09:51 ?1495次閱讀

    FPGA復(fù)位的8種技巧

    FPGA 設(shè)計中,復(fù)位起到的是同步信號的作用,能夠?qū)⑺械拇鎯υO(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計中,設(shè)計人員般把全局復(fù)位作為外部引腳來實現(xiàn),在加電的時候初始化設(shè)計。全局復(fù)位引
    的頭像 發(fā)表于 11-16 10:18 ?1545次閱讀
    <b class='flag-5'>FPGA</b>復(fù)位的8種技巧

    Verilog vhdl fpga

    編程語言,熟悉時序約束、時序分析方法; 4.熟悉FPGA開發(fā)環(huán)境及仿真調(diào)試工具。 5.熟悉FPGA外部存儲控制器及數(shù)據(jù)傳輸接口,如E2PRO
    發(fā)表于 11-12 16:40

    FPGA基礎(chǔ)知識及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?2251次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具