18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

  • <div id="wj0os"><big id="wj0os"><ins id="wj0os"></ins></big></div>

    0
    • 聊天消息
    • 系統(tǒng)消息
    • 評論與回復(fù)
    登錄后你可以
    • 下載海量資料
    • 學(xué)習(xí)在線課程
    • 觀看技術(shù)視頻
    • 寫文章/發(fā)帖/加入社區(qū)
    會員中心
    創(chuàng)作中心

    完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

    3天內(nèi)不再提示

    技術(shù)資訊 I 在 Allegro PCB 中如何快速布局

    深圳(耀創(chuàng))電子科技有限公司 ? 2025-09-26 23:31 ? 次閱讀
    加入交流群
    微信小助手二維碼

    掃碼添加小助手

    加入工程師交流群


    本文要點(diǎn)


    PCB 布局的核心是信號流”電源流”,常規(guī)的手動拖拽,容易忙中出錯,在茫茫飛線中里玩“一起來找茬”,眼睛都快要瞅瞎了,僅為了找一個電容 R1 該放置在板上的什么位置合適;快速布局功能,幫你一鍵放置器件,遵循一定的設(shè)計規(guī)則,它會優(yōu)先把有電氣連接的元件往一塊兒湊,將老工程師的“只可意會不可言傳”的布局經(jīng)驗(yàn)數(shù)字化、自動化。

    上期我們介紹了PCB 中的扇出孔操作;本期將從高效設(shè)計方面為大家呈現(xiàn)快速布局這一功能,幫助工程師們將布局?jǐn)?shù)字化。

    應(yīng)用場景


    1.給一個幾百個引腳的BGA芯片手動擺放去耦電容,每個電容要精準(zhǔn)對位到對應(yīng)的電源/地引腳對附近。這個過程又臭又長,極易出錯,漏一個或者放遠(yuǎn)一點(diǎn),就可能為后期莫名其妙的電源噪聲埋下伏筆。快速布局,自動完成芯片電容“吸附”,保證布局工作的高效進(jìn)行。


    2.高速信號電流常常需要走“回流路徑”,快速布局將電路中有邏輯關(guān)系的器件集中放置,提前規(guī)劃好布局區(qū)域,從源頭上降低了EMI風(fēng)險。


    運(yùn)行環(huán)境


    1、操作系統(tǒng):Win 11

    2、Cadence軟件配置:Allegro X Designer Plus 24.1-2024 P001 [9/4/2024] Windows SPB 64-bit EditionEdition


    基于Room屬性的自動布局



    1.設(shè)置ROOM屬性

    在原理圖編輯器OrCAD Capture CIS中,為特定模塊的元件分配相同的Room屬性值??蜻x對應(yīng)的元器件鼠標(biāo)右鍵Edit Properties編輯屬性信息,添加Room屬性值為Optical_Module2.

    ee2ee1a4-9aed-11f0-8ce9-92fbcf53809c.png

    2.將包含Room信息的原理圖網(wǎng)表導(dǎo)入PCB設(shè)計工具,在軟件OrCAD Capture CIS中執(zhí)行Tools-Create Netlist生成網(wǎng)表;打開Allegro PCB Designer,點(diǎn)擊File-Import-Logic導(dǎo)入網(wǎng)表;選擇對應(yīng)的文件路徑,點(diǎn)擊Import。

    ee407806-9aed-11f0-8ce9-92fbcf53809c.png


    3.手動放置元器件

    選擇菜單欄Place-Components Manually進(jìn)行器件的放置,在Placement器件放置界面的右側(cè)Selection filters選擇Room,下拉選擇其中一個Room屬性值,在右側(cè)就會篩選出所有進(jìn)行了該Room屬性賦值的器件;全選則可進(jìn)行器件的連續(xù)放置。

    ee5089c6-9aed-11f0-8ce9-92fbcf53809c.png


    4.在PCB中創(chuàng)建Room邊框

    Room Outline繪制完成后,可以將元件快速放置到其對應(yīng)的Room中或附近。選擇菜單Setup-Outlines-Room Outline,設(shè)置Room位于板子的層數(shù)、元器件是否嚴(yán)格放入Room內(nèi)等,接著在板子上就可以劃定區(qū)域。

    ee73c6e8-9aed-11f0-8ce9-92fbcf53809c.png


    5.使用Quickplace自動布局

    選擇菜單欄Place-Quickplace,選擇Place by room,下拉選擇一個Room屬性值Optical_Module2。點(diǎn)擊Place進(jìn)行元器件屬性的一鍵放置。

    ee92ed98-9aed-11f0-8ce9-92fbcf53809c.png


    ee214620-9aed-11f0-8ce9-92fbcf53809c.svg

    動態(tài)組件對齊


    1.動態(tài)組件對齊這一功能會顯示一些器件放置的指導(dǎo)信息,用于在組件移動過程中實(shí)現(xiàn)組件的對齊,可同時配置組件的起始位置、放置的邊緣位置。選擇菜單欄Setup-User Preferences-Display-Align Guides;打開Enable Dynamic Alignment、Componment Origin和Place Bound,選擇OK。

    eeaeb3ca-9aed-11f0-8ce9-92fbcf53809c.png


    2.當(dāng)移動電容C705讓其位于C704的正下方,板子上會出現(xiàn)一些輔助線幫助我們對齊這些組件。

    eecff076-9aed-11f0-8ce9-92fbcf53809c.png


    3.執(zhí)行命令將所有組件對齊,框選需要有序排列的器件組,右鍵選擇Align components進(jìn)行元件位置的一鍵對齊操作。

    eedbe386-9aed-11f0-8ce9-92fbcf53809c.png


    4.執(zhí)行完對齊命令后,在右側(cè)的Options面板可以設(shè)置對齊的方式、對齊的中心點(diǎn)位置以及組件之間的間距,設(shè)置完成后右鍵點(diǎn)擊Done完成命令。

    eef12f16-9aed-11f0-8ce9-92fbcf53809c.png


    總結(jié)欄

    本期主要介紹了元器件的快速布局操作,下一期我們將為大家講解PCB的三維模型映射以及相關(guān)操作。


    聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
    • pcb
      pcb
      +關(guān)注

      關(guān)注

      4382

      文章

      23650

      瀏覽量

      418478
    • allegro
      +關(guān)注

      關(guān)注

      42

      文章

      750

      瀏覽量

      149153
    • PCB布局
      +關(guān)注

      關(guān)注

      9

      文章

      194

      瀏覽量

      28666
    收藏 人收藏
    加入交流群
    微信小助手二維碼

    掃碼添加小助手

    加入工程師交流群

      評論

      相關(guān)推薦
      熱點(diǎn)推薦

      技術(shù)資訊 I Allegro PCB 設(shè)計布線優(yōu)化

      本文要點(diǎn)作為一名資深的電子設(shè)計工程師,Allegro中將走線優(yōu)化好、散熱調(diào)整好、阻抗控制精準(zhǔn),能夠?yàn)楹笃谡{(diào)試和改板省下不少心力,好處就不用多說了!上期我們介紹了如何利用約束管理器去約束我們的走線
      的頭像 發(fā)表于 09-12 16:07 ?7354次閱讀
      <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> <b class='flag-5'>Allegro</b> <b class='flag-5'>PCB</b> 設(shè)計<b class='flag-5'>中</b>布線優(yōu)化

      allegro 16.6 高速PCB layout設(shè)計電子布局工程視頻教程

      allegro 16.6 高速PCB layout設(shè)計電子布局工程視頻教程已經(jīng)全部錄完共10章節(jié)以下為第一章節(jié)內(nèi)容layout公司專業(yè)講師錄制
      發(fā)表于 02-28 23:39

      《Cadence Allegro實(shí)戰(zhàn)攻略與高速PCB設(shè)計》

      可以作為高等院校EDA課程的教學(xué)參考書,尤其適合使用Cadence Allegro設(shè)計平臺的PCB設(shè)計師學(xué)習(xí)。 內(nèi)容簡介本書以Cadence公司目前最穩(wěn)定的SPB 16.6版本的OrCAD
      發(fā)表于 08-11 17:11

      Allegro Placement布局要點(diǎn)與技巧總結(jié)

      講解PCB布局要求與布局思路分析,布局過程需要考慮哪些方面,以及
      發(fā)表于 08-09 14:02

      PCB布局及原理圖交互式抓取

      操作和經(jīng)驗(yàn),同時介紹Cadence Allegro PCB Editor 平臺手動布局的命令和技巧。布局過程需要綜合考慮多個方面,
      發(fā)表于 08-10 10:31

      ADSallegro PCB提取

      親愛的成員們,我正在設(shè)計高速ADC / DAC,我想提取相同的PCB模型來進(jìn)行協(xié)同仿真。我的提取流程是導(dǎo)出Allegro布局,ADS中導(dǎo)入并進(jìn)行EM仿真,然后使用寬帶SPICE模型生
      發(fā)表于 02-13 15:16

      Allegro極坐標(biāo)布局方法

      allegro極坐標(biāo)布局方法!記得多余時間來撩我?。。『昧藦U話不多說了,開始?。。∈紫?,將網(wǎng)標(biāo)導(dǎo)入PCB(封裝記得都做對)然后,快速放入器
      發(fā)表于 12-31 00:01

      能否提供以下布局Allegro ASCII (*.alg) 布局文件?

      Allegro 二進(jìn)制 (*.brd) 布局文件不同,ASCII (*.alg) 文件無需訪問 Allegro 即可導(dǎo)入到 Altium Designer 。您能否提供以下
      發(fā)表于 04-11 08:48

      簡易pcb軟件allegro手工封裝技術(shù)

      簡易pcb軟件allegro手工封裝技術(shù) 電路改板設(shè)計中經(jīng)常會遇到PCB軟件
      發(fā)表于 01-23 11:39 ?1679次閱讀

      Allegro SI高速PCB設(shè)計的應(yīng)用

      Allegro SI的參數(shù)設(shè)置環(huán)境你可以針對不同pcb設(shè)計要求規(guī)定不同的約束條件。這些不同的約束條件可以通過參數(shù)分配表分配給電路板上不同的特定區(qū)域
      發(fā)表于 06-26 15:26 ?3146次閱讀
      <b class='flag-5'>Allegro</b> SI<b class='flag-5'>在</b>高速<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>的應(yīng)用

      allegro 快速更新封裝

      allegro 快速更新封裝Allegro?by小北 PCB設(shè)計技巧,PCB小知識,PCB方案指
      發(fā)表于 08-11 07:25 ?3437次閱讀

      如何快速找到PCB的GND?

      ,準(zhǔn)確找到GND是確保電路正常工作的關(guān)鍵。在下面的文章,我們將詳細(xì)介紹如何快速找到PCB的GND。 1. PCB設(shè)計階段的GND規(guī)劃:
      的頭像 發(fā)表于 02-03 17:04 ?4714次閱讀

      Allegro X 23.11 版本更新 I PCB 設(shè)計:DFA_BOUND 用于 DFA 規(guī)則設(shè)定

      Allegro X 23.11 版本更新 I PCB 設(shè)計:DFA_BOUND 用于 DFA 規(guī)則設(shè)定
      的頭像 發(fā)表于 06-29 08:12 ?2128次閱讀
      <b class='flag-5'>Allegro</b> X 23.11 版本更新 <b class='flag-5'>I</b> <b class='flag-5'>PCB</b> 設(shè)計:DFA_BOUND 用于 DFA 規(guī)則設(shè)定

      技術(shù)資訊 I Allegro PCB設(shè)計的扇出孔操作

      ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通孔的過程。上期我們介紹了布線操作的布線優(yōu)化操作,實(shí)現(xiàn)PCB的合理規(guī)范走線;本期我們將講解AllegroPCB設(shè)計
      的頭像 發(fā)表于 09-19 15:55 ?2567次閱讀
      <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> <b class='flag-5'>Allegro</b> <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>的扇出孔操作

      技術(shù)資訊 I 圖文詳解 Allegro X PCB Designer 的 3D 模型映射

      空間,打通了電子(ECAD)和機(jī)械(MCAD)之間那堵看不見的墻。上期我們介紹了PCB快速布局操作;本期將介紹元器件的3D模型以及PCB板的3D模型映射操作。應(yīng)用
      的頭像 發(fā)表于 10-17 16:16 ?126次閱讀
      <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 圖文詳解 <b class='flag-5'>Allegro</b> X <b class='flag-5'>PCB</b> Designer <b class='flag-5'>中</b>的 3D 模型映射