Texas Instruments DAC12DL3200 12位高速數(shù)模轉換器 (DAC) 是一款極低延遲雙通道射頻采樣DAC。這款DAC能夠在雙通道模式下輸入和輸出速率高達3.2GSPS或在單通道模式下輸入和輸出速率高達6.4GSPS。該DAC使用多個奈奎斯特輸出模式時,可以在載波頻率接近8GHz時傳輸超過2GHz的信號帶寬。大輸出頻率范圍可實現(xiàn)通過C波段 (8GHz) 及以上波段直接采樣。
數(shù)據(jù)手冊:*附件:Texas Instruments DAC12DL3200 12位高速DAC數(shù)據(jù)手冊.pdf
DAC12DL3200可在雙通道模式下用作I/Q基帶DAC。高采樣速率和大輸出頻率范圍還使DAC12DL3200能夠實現(xiàn)任意波形生成和直接信號合成 (DDS)。集成DDS塊可實現(xiàn)片上單音調和雙音調生成。
Texas Instruments DAC12DL3200具有并行LVDS接口,由多達48個LVDS對和4個DDR LVDS時鐘組成。選通信號用于同步接口,該接口可通過最小重要位 (LSB) 發(fā)送或選擇通過專用選通LVDS通道發(fā)送。每個LVDS對數(shù)據(jù)傳輸速率可高達1.6Gbps。通過同步信號 (SYSREF) 支持多器件同步,并與JESD204B/C時鐘器件兼容。SYSREF窗口簡化了多器件系統(tǒng)中的同步。
特性
- 12位分辨率
- 最大輸入和輸出采樣率:
- 單通道:高達6.4GSPS
- 雙通道:高達3.2GSPS
- 多奈奎斯特工作模式
- 單通道模式:NRZ、RTZ、RF
- 雙通道模式:NRZ、RTZ、RF、2xRF
- 通過器件的延遲低:6至8ns
- 傳輸能力與低延遲接收器ADC12DL3200匹配
- DAC和ADC組合延遲 < 15ns(不包括FPGA)
- 并行DDR LVDS接口
- 源同步接口,簡化時序:
- 24或48個LVDS對,高達1.6Gbps
- 每12位總線1個LVDS DDR時鐘
8GHz輸出頻率范圍
- 21mA滿量程電流
- 簡化時鐘和同步
- SYSREF窗口可簡化設置和保持時間
- 片上直接數(shù)字合成器 (DDS)
- fOUT性能 = 4.703GHz,6.4GSPS,射頻模式
- 輸出功率:–3dBm
- 噪聲本底:–147dBc/Hz(70MHz偏移)
- 60dBc SFDR
- 電源:1.0V、1.8V、–1.8V
- 功耗:1.49W(雙通道,射頻模式,3.2GSPS)
- 256焊球FCBGA(17mm x 17mm,1mm間距)封裝
功能框圖

高速數(shù)字模擬轉換器DAC12DL3200的技術解析與應用
產品概述
德州儀器(TI)推出的DAC12DL3200是一款12位分辨率的高速數(shù)字模擬轉換器(DAC),具有極低延遲特性。該器件在單通道模式下支持高達6.4 GSPS的采樣率,雙通道模式下支持3.2 GSPS的采樣率,采用低延遲LVDS接口設計。
關鍵特性
- ?高分辨率與采樣率?:12位分辨率,單通道最高6.4 GSPS或雙通道最高3.2 GSPS
- ?多奈奎斯特工作模式?:
- 單通道模式:NRZ、RTZ、RF
- 雙通道模式:NRZ、RTZ、RF、2xRF
- ?超低延遲?:器件內部延遲僅6-8納秒
- ?LVDS接口?:并行DDR LVDS接口,48對LVDS差分對,每對支持1.6 Gbps速率
- ?輸出頻率范圍?:超過8 GHz
- ?集成DDS功能?:片上直接數(shù)字合成器,支持單音和雙音正弦波生成
- ?低功耗?:雙通道RF模式下功耗1.49W(3.2 GSPS)
性能參數(shù)
在6.4 GSPS采樣率和RF模式下,輸出頻率4.703 GHz時:
- 輸出功率:-3 dBm
- 噪聲基底(70 MHz偏移):-147 dBc/Hz
- 無雜散動態(tài)范圍(SFDR):60 dBc
應用領域
DAC12DL3200非常適合以下應用場景:
- ?電子戰(zhàn)系統(tǒng)?:利用其高采樣率和低延遲特性
- ?信號發(fā)生器?:脈沖、模式和任意波形生成(AWG)
- ?射頻直接采樣系統(tǒng)?:支持C波段(8 GHz)及更高頻率的直接采樣
- ?I/Q基帶DAC?:雙通道模式下可作為I/Q調制器使用
功能描述
DAC12DL3200采用256球FCBGA封裝(17x17 mm,1 mm間距),其主要功能特點包括:
- ?多奈奎斯特操作?:支持超越傳統(tǒng)奈奎斯特限制的操作模式,可直接產生高頻信號
- ?同步功能?:通過SYSREF信號實現(xiàn)多器件同步,兼容JESD204B/C時鐘器件
- ?靈活的接口配置?:LVDS接口可配置為24或48對差分對,簡化系統(tǒng)設計
- ?電源管理?:需要1.0V、1.8V和-1.8V三種電源供電
典型應用
在射頻直接采樣應用中,DAC12DL3200能夠直接在C波段產生信號,無需額外的上變頻級。其高采樣率和輸出頻率范圍使其成為5G通信、衛(wèi)星通信和雷達系統(tǒng)的理想選擇。
在任意波形生成應用中,集成的DDS功能可以實現(xiàn)快速頻率跳變(<500 ns),適用于電子戰(zhàn)和測試測量設備。
設計考慮
- ?電源設計?:建議將VDDA(1.0V)、VDDCLK10(1.0V)和VDDDIG(1.0V)分開供電以獲得最佳性能
- ?接地設計?:AGND、DGND和VSSCLK必須在PCB上直接連接
- ?熱管理?:最大結溫為150°C,建議工作結溫不超過105°C
- ?ESD保護?:符合HBM ±1000V和CDM ±250V的ESD標準
-
dac
+關注
關注
44文章
2468瀏覽量
195968 -
雙通道
+關注
關注
5文章
1191瀏覽量
34987 -
數(shù)模轉換器
+關注
關注
14文章
1122瀏覽量
84939 -
射頻采樣
+關注
關注
0文章
33瀏覽量
4702
發(fā)布評論請先 登錄
數(shù)字模擬轉換器(DAC)簡述
超低功耗數(shù)字模擬轉換器(歐勝)
什么是聲卡數(shù)字模擬轉換器
德州儀器推出低功耗16位數(shù)字模擬轉換器(DAC) DA
SM-DAC/3CH三路數(shù)字模擬轉換器模塊用戶說明
MSP430第十章數(shù)字模擬轉換器
MSP430教程Chapt10-數(shù)字模擬轉換器
DAC7821 12位并行輸入多路數(shù)字模擬轉換器數(shù)據(jù)表

高速數(shù)字模擬轉換器DAC12DL3200的技術解析與應用
評論