18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

北京大學(xué)謝濤:基于RISC-V構(gòu)建AI算力的優(yōu)勢(shì)和兩種模式

吳生semi ? 來(lái)源:電子發(fā)燒友網(wǎng) ? 作者:吳子鵬 ? 2024-08-19 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)第四屆滴水湖中國(guó)RISC-V產(chǎn)業(yè)論壇上,北京大學(xué)講席教授、RISC-V國(guó)際基金會(huì)人工智能機(jī)器學(xué)習(xí)專(zhuān)委會(huì)主席謝濤教授進(jìn)行了題為《萬(wàn)物智聯(lián)時(shí)代的RISC-V+AI算力之路》的主題演講。在演講中,他提到了基于RISC-V構(gòu)建AI算力的優(yōu)勢(shì),以及實(shí)現(xiàn)RISC-V AI芯片的兩種主要模式。

謝濤表示,目前計(jì)算技術(shù)體系共有三種模式。第一個(gè)是A體系,也可稱(chēng)為是“高鐵模式”,在高性能計(jì)算時(shí)就需要加入CUDA陣營(yíng)(璧仞/阿里平頭哥等),研發(fā)永遠(yuǎn)處于“跟隨”狀態(tài),被人牽著鼻子走難以繞過(guò)的大量專(zhuān)利,只能靠開(kāi)源的編譯器規(guī)避訴訟。這種模式雖然容易獲得客戶(hù),但是反而加強(qiáng)了CUDA生態(tài),永遠(yuǎn)無(wú)法實(shí)現(xiàn)超越。

第二個(gè)是B體系,也可稱(chēng)為是“北斗模式”,強(qiáng)調(diào)“全自主”,以龍芯和申威為代表,因?yàn)椴桓袌?chǎng)主流兼容,所以生態(tài)弱。這種模式成本高昂,各公司需維護(hù)一整套軟件工程團(tuán)隊(duì),積累數(shù)十年研發(fā)投入。

第三個(gè)是C體系,也可稱(chēng)為是“5G模式”,比如RISC-V,走“全開(kāi)放”的道路,全世界一起來(lái)建生態(tài)。

因此,謝濤認(rèn)為,基于RISC-V構(gòu)建AI算力是必然趨勢(shì),也是全球共識(shí)?;赗ISC-V構(gòu)建AI算力有很多優(yōu)勢(shì),包括:
? 開(kāi)放與靈活性
AI工作負(fù)載變化快,需要特定的優(yōu)化才能達(dá)到最佳性能;RISC-V開(kāi)放免費(fèi)的特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。

? 高度可擴(kuò)展性
RISC-V的指令集精簡(jiǎn)且高度可擴(kuò)展;設(shè)計(jì)者可以根據(jù)需要添加自定義指令集擴(kuò)展,以增強(qiáng)AI計(jì)算的性能和效率。例如,可以增加向量擴(kuò)展或其他專(zhuān)用于AI的指令集,從而提升計(jì)算速度和能效。

? 功耗和效率優(yōu)勢(shì)
RISC-V架構(gòu)通過(guò)簡(jiǎn)潔設(shè)計(jì)和定制化擴(kuò)展,可實(shí)現(xiàn)高效的能量使用;RISC-V架構(gòu)能夠通過(guò)小型且高效的處理單元,減少等待數(shù)據(jù)傳輸?shù)臅r(shí)間,提升整體計(jì)算效率。

? 生態(tài)系統(tǒng)和社區(qū)支持
RISC-V生態(tài)的多樣性和開(kāi)放性吸引了全球大量開(kāi)發(fā)者和企業(yè)加入,為RISC-V的發(fā)展提供了強(qiáng)大的推動(dòng)力和豐富的軟件及IP資源,在RISC-V+AI領(lǐng)域具備了良好的發(fā)展前景。

在基于RISC-V構(gòu)建AI算力方向上,謝濤提到,這也會(huì)有兩種主要模式:Integrated 模式(緊耦合)和Attached 模式(松耦合)。其中,Integrated 模式以 CPU主干為骨架,集成在CPU內(nèi)部,共享 PC(program counter)、寄存器堆等流水線(xiàn)單元;只是在執(zhí)行單元部分增加了矩陣或向量單元。

Attached 模式外掛在 CPU上的,會(huì)有自己獨(dú)立的流水線(xiàn)、寄存器堆、緩存等。它是“協(xié)處理器”,它可以接收來(lái)自一個(gè)或多個(gè)CPU的指令;異步地執(zhí)行不同CPU提交過(guò)來(lái)的任務(wù)。

在這兩大模式下,謝濤認(rèn)為,國(guó)產(chǎn)RISC-V要在AI算力方面實(shí)現(xiàn)突破,需要做到國(guó)際標(biāo)準(zhǔn)+開(kāi)源社區(qū)兩手抓,以推動(dòng)RISC-V國(guó)際標(biāo)準(zhǔn)為抓手到國(guó)際借力,以共建國(guó)際開(kāi)源軟件生態(tài)為抓手到國(guó)際借力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2707

    瀏覽量

    51227
  • AI算力
    +關(guān)注

    關(guān)注

    0

    文章

    116

    瀏覽量

    9676
  • 算力
    +關(guān)注

    關(guān)注

    2

    文章

    1339

    瀏覽量

    16491
  • RISC-V處理器
    +關(guān)注

    關(guān)注

    0

    文章

    83

    瀏覽量

    10808
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    2025 Andes RISC-V CON北京站亮點(diǎn)搶先看

    Andes晶心科技將于北京麗亭華苑酒店舉辦「2025 Andes RISC-V CON」北京站,預(yù)計(jì)吸引來(lái)自中國(guó)各地近 200 位產(chǎn)業(yè)領(lǐng)袖、技術(shù)專(zhuān)家與開(kāi)發(fā)者參與。本屆聚焦AI、車(chē)用電子
    的頭像 發(fā)表于 08-21 15:35 ?1923次閱讀

    借勢(shì) RISC-VAI 浪潮,元石智打造新范式

    AI技術(shù)飛速發(fā)展的當(dāng)下,需求呈指數(shù)級(jí)增長(zhǎng),成為推動(dòng)行業(yè)前行的核心動(dòng)力。與此同時(shí),RISC-V架構(gòu)憑借其開(kāi)源、靈活、可定制等特性,正逐漸嶄露頭角,為
    的頭像 發(fā)表于 07-25 14:51 ?351次閱讀
    借勢(shì) <b class='flag-5'>RISC-V</b>與 <b class='flag-5'>AI</b> 浪潮,元石智<b class='flag-5'>算</b>打造<b class='flag-5'>算</b><b class='flag-5'>力</b>新范式

    知存科技助力北京大學(xué)校友論壇圓滿(mǎn)落幕

    近日,由知存科技傾情支持的北京大學(xué)校友論壇在熱烈的氛圍中圓滿(mǎn)落幕。作為第九屆集微半導(dǎo)體大會(huì)的特色環(huán)節(jié),今年的北大校友論壇吸引了數(shù)十位來(lái)自半導(dǎo)體產(chǎn)業(yè)不同領(lǐng)域的校友齊聚上海張江科學(xué)會(huì)堂,共敘母校情誼
    的頭像 發(fā)表于 07-17 10:18 ?576次閱讀

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對(duì)這兩種架構(gòu)差異的深入探討。
    的頭像 發(fā)表于 06-24 11:38 ?1557次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    RISC-V架構(gòu)下AI融合算及其軟件棧實(shí)踐

    面對(duì)未來(lái)大模型(LLM)、AIGC等智能化浪潮的挑戰(zhàn),進(jìn)迭時(shí)空在RISC-V方向全面布局,通過(guò)精心設(shè)計(jì)的RISC-VDSA架構(gòu)以及軟硬一體的優(yōu)化策略,將全力為未來(lái)打造高效且易用的AI
    的頭像 發(fā)表于 06-06 17:04 ?883次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)下<b class='flag-5'>AI</b>融合算<b class='flag-5'>力</b>及其軟件棧實(shí)踐

    RISC-V架構(gòu)下的編譯器自動(dòng)向量化

    進(jìn)迭時(shí)空專(zhuān)注于研發(fā)基于RISC-V的高性能新AICPU,對(duì)于充分發(fā)揮CPU核的性能而言,編譯器是不可或缺的一環(huán),而在AI時(shí)代,毫無(wú)疑問(wèn)向量將發(fā)揮越來(lái)越重要的作用。進(jìn)迭時(shí)空非常重視
    的頭像 發(fā)表于 06-06 16:59 ?747次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)下的編譯器自動(dòng)向量化

    思爾芯與玄鐵合作IP評(píng)測(cè),加速RISC-V生態(tài)發(fā)展

    引言隨著近來(lái)Deepseek的橫空出世,降低需求,為RISC-V帶來(lái)了更多的創(chuàng)新機(jī)遇。RISC-V計(jì)算架構(gòu)搭乘上AI時(shí)代的快車(chē),成為新一
    的頭像 發(fā)表于 04-09 09:24 ?700次閱讀
    思爾芯與玄鐵合作IP評(píng)測(cè),加速<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    RISC-V芯片作為一基于精簡(jiǎn)指令集計(jì)算(RISC)原則的開(kāi)源指令集架構(gòu)(ISA)芯片,近年來(lái)在多個(gè)領(lǐng)域展現(xiàn)出了廣泛的應(yīng)用潛力和顯著優(yōu)勢(shì)。以下是對(duì)
    發(fā)表于 01-29 08:38

    2030年產(chǎn)業(yè)規(guī)模超500億元,北京經(jīng)開(kāi)區(qū)促進(jìn)RISC-V 產(chǎn)業(yè)發(fā)展行動(dòng)計(jì)劃發(fā)布

    2024年12月28日,主題為“發(fā)揮標(biāo)準(zhǔn)優(yōu)勢(shì),繁榮產(chǎn)業(yè)發(fā)展”的首屆RISC-V產(chǎn)業(yè)發(fā)展大會(huì)在北京亦莊通明湖會(huì)展中心盛大召開(kāi)。北京經(jīng)濟(jì)技術(shù)開(kāi)發(fā)區(qū)管理委員會(huì)副主任,
    的頭像 發(fā)表于 12-31 17:32 ?1471次閱讀
    2030年產(chǎn)業(yè)規(guī)模超500億元,<b class='flag-5'>北京</b>經(jīng)開(kāi)區(qū)促進(jìn)<b class='flag-5'>RISC-V</b> 產(chǎn)業(yè)發(fā)展行動(dòng)計(jì)劃發(fā)布

    企業(yè)AI租賃模式的好處

    構(gòu)建和維護(hù)一個(gè)高效、可擴(kuò)展的AI基礎(chǔ)設(shè)施,不僅需要巨額的初期投資,還涉及復(fù)雜的運(yùn)維管理和持續(xù)的技術(shù)升級(jí)。而AI
    的頭像 發(fā)表于 12-24 10:49 ?1523次閱讀

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢(shì),適用于不同的應(yīng)用場(chǎng)景。 1. RISC-V架構(gòu) RIS
    的頭像 發(fā)表于 12-11 17:50 ?4031次閱讀

    RISC-V能否復(fù)制Linux 的成功?》

    ,創(chuàng)建實(shí)現(xiàn)自有加速器算法的自定義異構(gòu)集群。RISC-V作為一ISA,我們一開(kāi)始是在處理器內(nèi)核中采用吸引人的通用構(gòu)建塊,然后在此基礎(chǔ)上進(jìn)行構(gòu)建,同時(shí)還利用最好的商業(yè)工具增強(qiáng)使用者的信心
    發(fā)表于 11-26 20:20

    RISC-V與ARM在相同頻率下的相同嗎?

    目前來(lái)講RISC-V的頻率一般來(lái)講會(huì)更高一些,STM32G030C8T6和CH32V203相比,CH32V203C8T6具有更高的頻率和更低廉的價(jià)格,在很多應(yīng)用場(chǎng)景都可以互換,但是真的很好奇會(huì)不會(huì)在運(yùn)行中反而STM32G030的
    發(fā)表于 11-23 11:05

    直播預(yù)約 |開(kāi)源芯片系列講座第24期:SRAM存一體:賦能高能效RISC-V計(jì)算

    RISC-V計(jì)算報(bào)告簡(jiǎn)介存一體是一先進(jìn)的計(jì)算架構(gòu)技術(shù),以克服傳統(tǒng)馮諾依曼架構(gòu)中計(jì)算單元與存儲(chǔ)單元分離導(dǎo)致的“內(nèi)存墻”問(wèn)題。北京大學(xué)集成電路學(xué)院團(tuán)隊(duì)多年來(lái)深耕SRA
    的頭像 發(fā)表于 11-16 01:10 ?979次閱讀
    直播預(yù)約 |開(kāi)源芯片系列講座第24期:SRAM存<b class='flag-5'>算</b>一體:賦能高能效<b class='flag-5'>RISC-V</b>計(jì)算

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    RISC-V是一開(kāi)放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開(kāi)發(fā)。業(yè)界稱(chēng),這種開(kāi)源特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器
    發(fā)表于 10-31 16:06