上海2024年4月10日 /美通社/ -- 瀾起科技宣布在業(yè)界率先試產(chǎn)DDR5第一子代時(shí)鐘驅(qū)動(dòng)器芯片(簡稱CKD),該產(chǎn)品應(yīng)用于新一代客戶端內(nèi)存,旨在提高內(nèi)存數(shù)據(jù)訪問的速度及穩(wěn)定性,以匹配日益提升的CPU運(yùn)行速度及性能。
此前,時(shí)鐘驅(qū)動(dòng)功能一直集成于寄存時(shí)鐘驅(qū)動(dòng)器(RCD)芯片上,在服務(wù)器RDIMM或LRDIMM模組上使用,并未部署到PC端。進(jìn)入DDR5世代,當(dāng)數(shù)據(jù)速率達(dá)到6400 MT/s及以上時(shí),對(duì)于客戶端內(nèi)存模組來說,時(shí)鐘驅(qū)動(dòng)器(CKD)芯片也成為必不可少的器件。
瀾起科技的CKD芯片主要應(yīng)用于DDR5客戶端內(nèi)存模組CUDIMM、CSODIMM和CAMM,用來緩沖客戶端中央處理器和DRAM之間的時(shí)鐘信號(hào),提升高速時(shí)鐘信號(hào)的完整性和可靠性。該款芯片符合JEDEC DDR5CKD01標(biāo)準(zhǔn),支持的數(shù)據(jù)速率高達(dá)7200 MT/s。芯片支持雙邊帶總線地址訪問及I2C、I3C接口。通過配置寄存器,該芯片可改變其輸出信號(hào)特性以匹配不同DIMM的網(wǎng)絡(luò)拓?fù)?,還可通過禁用未使用的輸出信號(hào)以降低功耗。
瀾起科技總裁Stephen Tai先生表示:"隨著人工智能技術(shù)不斷發(fā)展,AI PC時(shí)代即將到來,這將增加對(duì)更高速率DDR5內(nèi)存的需求。為進(jìn)一步提升內(nèi)存數(shù)據(jù)傳輸?shù)男?,瀾起科技在業(yè)界首發(fā)并率先試產(chǎn)DDR5第一子代CKD芯片。未來,瀾起科技將持續(xù)與客戶端生態(tài)系統(tǒng)內(nèi)的伙伴們緊密合作,共同推進(jìn)DDR5內(nèi)存的快速發(fā)展。"
目前,瀾起科技已與業(yè)界主流客戶端CPU、內(nèi)存廠商展開密切合作,并已開始批量供貨給內(nèi)存廠商。
審核編輯 黃宇
-
芯片
+關(guān)注
關(guān)注
462文章
53252瀏覽量
455410 -
瀾起科技
+關(guān)注
關(guān)注
0文章
125瀏覽量
15390 -
時(shí)鐘驅(qū)動(dòng)器
+關(guān)注
關(guān)注
0文章
95瀏覽量
14324 -
DDR5
+關(guān)注
關(guān)注
1文章
451瀏覽量
25480
發(fā)布評(píng)論請先 登錄
?CDC329A 時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC340 1線至8線時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC509 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDCLVP215 低電壓雙差分1:5 LVPECL時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

瀾起科技率先試產(chǎn)DDR5時(shí)鐘驅(qū)動(dòng)器( CKD )芯片
評(píng)論