18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FMC擴展子卡 6 路422,8 組LVDS,8 路GPIO

jf_60352890 ? 來源:jf_60352890 ? 作者:jf_60352890 ? 2024-02-26 15:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述

QT7414支持多路LVCMOS 和LVDS 信號互轉的FMC擴展子板。

它能支持6 路422 信號的輸入/ 輸出,8 組LVDS 信號的輸入/ 輸出和8 路GPIO 信號的輸入/ 輸出。

本產(chǎn)品基于一些邏輯轉換芯片而設計,能實現(xiàn)差分信號轉單端輸出給載板、載板的單端信號轉差分輸出;422 信號的輸入/ 輸出;GPIO
信號由載板實現(xiàn)輸入或者輸出控制。
QT7414 板卡的電氣機械設計依據(jù)FMC 標準(ANSI/VITA57.1),通過一個低密度連接器LPC)連接至FPGA 載板。
前面板裝配了1 個100 個管腳的J30J 形式的矩形連接器,可保證信號連接牢固和穩(wěn)定。QT7414 支持導冷結構,可適應于
坤馳的多種FPGA 載板, 如QT7010、QT7011、QT7020、QT7021 及Xilinx 和Altera 等通用載板,以進行多路通用信號
的擴展。

wKgaomXcN2SAX0gXAAKFT_xl8C8884.png

主要規(guī)格

— 1 個100 管腳的J30J 連接器,作為信號的輸入和輸出;
— 6 路422 信號,8 組LVDS 信號和8 路GPIO 信號的輸入/ 輸出;
— 輸入/ 輸出信號形式為LVDS 或LVCMOS;
— 適應范圍:完全符合Vita57.1 規(guī)范,包括結構件,子卡尺寸,面板連接器,正反面器件的限高等,大大提供了子卡的通用性和適配性;
— 散熱方式:風冷或導冷;
— LPC 低引腳數(shù)連接器;
— 工作溫度:商業(yè)級0℃ ~ +70℃ ,工業(yè)級 -40℃ ~ +85℃;
?功耗
+3.3V: <300mA;
Vadj: <100mA;

產(chǎn)品原理框圖

wKgZomXcN6qAQHShAAFMWOCQqq8290.png

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • lvds
    +關注

    關注

    2

    文章

    1178

    瀏覽量

    68859
  • FMC
    FMC
    +關注

    關注

    0

    文章

    111

    瀏覽量

    20522
  • GPIO
    +關注

    關注

    16

    文章

    1302

    瀏覽量

    55465
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FMC模塊設計方案:FMC160-兩14位400Msps AD,兩16位400Msps DA FMC模塊

    CameraLink圖像模擬源, FMC, FMC模塊, 萬兆網(wǎng)絡的觸發(fā)采集, 中頻信號
    的頭像 發(fā)表于 10-21 11:02 ?117次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>模塊設計方案:<b class='flag-5'>FMC</b>160-兩<b class='flag-5'>路</b>14位400Msps AD,兩<b class='flag-5'>路</b>16位400Msps DA <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>模塊

    FMC213】青翼凌云科技基于 VITA57.1 標準的 8 SFP+光纖通道數(shù)據(jù)傳輸 FMC 模塊

    FMC213 是我司自主研制的一塊基于 FMC 標準的 8 萬兆光纖 模塊。該板卡符合 V
    的頭像 發(fā)表于 09-02 11:27 ?354次閱讀
    【<b class='flag-5'>FMC</b>213】青翼凌云科技基于 VITA57.1 標準的 <b class='flag-5'>8</b> <b class='flag-5'>路</b> SFP+光纖通道數(shù)據(jù)傳輸 <b class='flag-5'>FMC</b> <b class='flag-5'>子</b><b class='flag-5'>卡</b>模塊

    FMC214】青翼科技基于 VITA57.1 標準的 4 3G/6G/12G SDI 高清視頻傳輸 FMC 模塊

    該板卡支持 SDI 雙向輸入/輸出,可以通過配置實現(xiàn)輸入或者輸出的切換。 該 FMC 與基于 Xilinx FPGA 開發(fā)板配合,快速搭建起高速SDI 視頻圖像傳輸?shù)尿炞C平臺,可廣泛適用于 4K 圖像處理等應用場景。
    的頭像 發(fā)表于 08-27 15:13 ?724次閱讀
    【<b class='flag-5'>FMC</b>214】青翼科技基于 VITA57.1 標準的 4 <b class='flag-5'>路</b> 3G/<b class='flag-5'>6</b>G/12G SDI 高清視頻傳輸 <b class='flag-5'>FMC</b> <b class='flag-5'>子</b><b class='flag-5'>卡</b>模塊

    FMC設計方案:FMC210-11Gsps AD、12.5Gsps DA的FMC

    FMC-1AD2DA是我司自主研發(fā)的一款11G AD采集、12.5G DA回放的FMC。
    的頭像 發(fā)表于 08-07 11:02 ?626次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設計方案:<b class='flag-5'>FMC</b>210-1<b class='flag-5'>路</b>1Gsps AD、1<b class='flag-5'>路</b>2.5Gsps DA的<b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    MAX7325 I2C端口擴展器,提供8推挽式I/O和8個漏極開路I/O技術手冊

    MAX7325 2線串行接口外設具有16I/O端口。其中8為推挽輸出,另外8為I/O端口,帶有可選擇的內部上拉和瞬態(tài)檢測功能。
    的頭像 發(fā)表于 05-22 15:27 ?573次閱讀
    MAX7325 I2C端口<b class='flag-5'>擴展</b>器,提供<b class='flag-5'>8</b><b class='flag-5'>路</b>推挽式I/O和<b class='flag-5'>8</b>個漏極開路I/O技術手冊

    MAX7324 I2C端口擴展器,提供8推挽式輸出和8輸入技術手冊

    MAX7324 2線串行接口外設具有16I/O端口,其中8為推挽輸出,8為推挽輸入。每
    的頭像 發(fā)表于 05-22 15:22 ?553次閱讀
    MAX7324 I2C端口<b class='flag-5'>擴展</b>器,提供<b class='flag-5'>8</b><b class='flag-5'>路</b>推挽式輸出和<b class='flag-5'>8</b><b class='flag-5'>路</b>輸入技術手冊

    基于RFSOC的85G ADC和89G的DAC PCIe

    板卡使用Xilinx最新的第三代RFSOC系列,單顆芯片包含8ADC和DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F實時處理核,以及大容量FPGA。
    的頭像 發(fā)表于 05-10 11:54 ?700次閱讀
    基于RFSOC的<b class='flag-5'>8</b><b class='flag-5'>路</b>5G ADC和<b class='flag-5'>8</b><b class='flag-5'>路</b>9G的DAC PCIe<b class='flag-5'>卡</b>

    全國產(chǎn)V7-690T FPGA核心板/算法驗證板設計

    ; DDR配置:每組2GB、4GB可選; FMC+連接器支持標準的FMC、FMC+接入; FMC
    發(fā)表于 04-09 11:25

    高速數(shù)據(jù)采集設計方案:886-基于RFSOC的85G ADC和89G的DAC PCIe

    的DAC; ?● ?支持外部時鐘輸入1, 外觸發(fā),外同步各1; ?● ?PL 164 bit 2400M DDR4,支持PL部分高速存儲和處理。 單4GB字節(jié)容量,PL部分
    的頭像 發(fā)表于 04-08 10:34 ?849次閱讀
    高速數(shù)據(jù)采集<b class='flag-5'>卡</b>設計方案:886-基于RFSOC的<b class='flag-5'>8</b><b class='flag-5'>路</b>5G ADC和<b class='flag-5'>8</b><b class='flag-5'>路</b>9G的DAC PCIe<b class='flag-5'>卡</b>

    USB總線隔離模擬輸入8同步數(shù)據(jù)采集USB5760

    USB576X 是同一系列隔離模擬輸入同步采集,該系列采集提供了 16 位、8差分模擬輸入通道,采樣率最高支持 2MS/s;300Vrms 的通道間 CAT II 隔離和 330
    的頭像 發(fā)表于 02-21 17:12 ?804次閱讀
    USB總線隔離模擬輸入<b class='flag-5'>8</b><b class='flag-5'>路</b>同步數(shù)據(jù)采集<b class='flag-5'>卡</b>USB5760

    FMC設計原理圖:FMC209-基于FMC的4125MAD輸入、21GDA輸出 中低頻信號采集

    FMC , 中低頻信號采集 , AD9268板卡 , DA輸出 , FMC連接
    的頭像 發(fā)表于 12-30 10:26 ?738次閱讀

    需要將一RGB信號(R:0~8,G:0~8,B:0~8)轉換成LVDS信號,請問這個LVDS信號有沒有單和雙的可以選擇?

    我有一個項目,需要將一RGB信號(R:0~8,G:0~8,B:0~8)轉換成LVDS信號,請問這個L
    發(fā)表于 12-24 06:03

    FMC設計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    AD FMC , FMC , FMC
    的頭像 發(fā)表于 12-16 16:02 ?1612次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    FMC設計原理圖:FMC181-八125Msps 14bit 直流耦合脈沖采集AD FMC

    FMC , 高性能計算存儲板卡 , 直流耦合脈沖采集 , AD9253 , 超聲脈沖信號檢測
    的頭像 發(fā)表于 12-09 11:27 ?730次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設計原理圖:<b class='flag-5'>FMC</b>181-八<b class='flag-5'>路</b>125Msps 14bit 直流耦合脈沖采集AD <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    通過CDCE62005 EVM工具生成5lvds格式輸出5128MHz的LVDS格式時鐘時,LOCK引腳的信號如下,為什么?

    通過CDCE62005 EVM工具生成5lvds格式輸出5128MHz的LVDS格式時鐘時,LOCK引腳的信號如下,請問是什么原因? 對應的時鐘配置參數(shù)圖下: REGISTER
    發(fā)表于 11-08 12:26