18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

何謂芯片的“時鐘”?芯片時鐘是怎么一回事?

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-06 14:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天想來聊一聊芯片設(shè)計中的一個非常基礎(chǔ)的概念——時鐘。對于外行來說聽到這個詞可能會感覺迷茫,猜一個大概意思吧可能也不太準。

對于芯片工程師來說時鐘這個詞就像每天喝水吃飯一樣平常,以至于可能從來不會注意它的存在。我也趁此機會,通過寫文章的方式,梳理一下我所理解的芯片時鐘是怎么一回事。

提起時鐘,就不得不先說芯片的兩種邏輯——時序邏輯(sequential)和組合邏輯(combinational)。

組合邏輯比較好理解,他就是我們常說的與或非這種邏輯門,輸出信號邏輯僅僅依賴于輸入信號的邏輯,或者按我的理解,組合邏輯的信號傳播是瞬間完成的(不考慮cell delay的話)。

不管是多么復(fù)雜的組合電路,就比如剛?cè)腴T電路時候大家都會學(xué)一些全加器、半加器、超前進位加法器什么什么的,雖然電路圖猛一看特別復(fù)雜,可能一張圖還畫不完,但只要他全部是由邏輯門構(gòu)成,都可以認為當(dāng)給定輸入信號的時候,輸出是不需要等待就可以直接看到的。當(dāng)然這只是我的理解啦,具體的組合邏輯定義肯定不是這樣吧?而時序邏輯,最重要的就是出現(xiàn)了由時鐘驅(qū)動的信號。

什么意思呢?就是說電路中存在這樣一類器件:他有一個特殊的控制輸入信號,當(dāng)這個信號跳變的時候,輸出信號才會根據(jù)其他一般的輸入信號變化。我們一般稱這種器件叫觸發(fā)器(flip-flop),而稱這種特殊的控制信號叫時鐘。

舉一個最簡單的D觸發(fā)器的例子,當(dāng)時鐘從0到1跳變的時候,輸出才等于輸入,其他時間,不管輸入如何變化,輸出保持不變。

由此可以看出時序邏輯器件一個重要的功能:寄存數(shù)據(jù),因此這些觸發(fā)器有時候也可以被稱為寄存器(register)。當(dāng)然還有另一種時序邏輯器件叫鎖存器(latch),它是指時鐘信號維持某個電平時信號才可以傳輸。

隨著flip-flop的出現(xiàn),時鐘的概念也就應(yīng)運而生了。其實時鐘并沒有多么奇怪的,他只是一個特殊的控制信號罷了。但是請大家思考這樣一個問題:隨著電路漸漸復(fù)雜,不同電路分支輸出的信號我總要抓取的呀,而具體什么時間點抓取信號就成了問題。

如果這個時鐘信號一會快一會慢,那么信號的抓取就會很艱難。所以為了規(guī)范化、統(tǒng)一化整個電路,讓大家都按照同一個規(guī)則來走,那么設(shè)計就會變得簡單化,這也是時鐘信號(clock)的最初衷。

為什么要叫“時鐘”?就是希望這個信號能像鐘表一樣,穩(wěn)定的每隔一段時間跳變一次,很形象吧?一個穩(wěn)定的時鐘會控制這個時鐘域所有的時序器件,這些器件就會統(tǒng)一的隔一段時間跳變一次,或者說信號傳輸一次,這就使我們的邏輯設(shè)計成為可能。

那么,我們?nèi)绾蔚玫揭粋€穩(wěn)定的時鐘呢?現(xiàn)在的芯片一般是由晶振產(chǎn)生一個周期信號,但這個信號并不太好,需要后面經(jīng)過一系列處理,關(guān)鍵的一步就是通過鎖相環(huán)(PLL),最終得到一個我們想要的時鐘。

但是這個時鐘也并不是數(shù)學(xué)意義上完美的,對我們后端來說,必須要考慮它的不確定性,就是說我們還是會認為它的周期一會大一會小,從來不會有一個完美的時鐘在現(xiàn)實宇宙里,畢竟我們后端是要做具體芯片實現(xiàn)的,必須悲觀考慮。

時鐘從PLL出來,到每個flip-flop的delay也會不同,而我們又希望所有flip-flop都同時跳變,就需要一步CTS(時鐘樹綜合)。這些就比較深入了,PLL和CTS以后再用別的章節(jié)來講吧。

突然又想到一個貼近生活的例子,我們平???a href="http://www.cshb120.cn/v/tag/1247/" target="_blank">電腦CPU多少多少赫茲,就是指CPU的時鐘頻率,時鐘頻率越高,CPU計算速度自然就越快了嘛。

而所謂超頻,就是強行增大CPU的時鐘頻率,可以使CPU速度提高。但是頻率越快,timing越難滿足,可能會出現(xiàn)setup violation哦,所以說超頻更容易死機,而且power也會變大,對芯片也不太好喲。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 加法器
    +關(guān)注

    關(guān)注

    6

    文章

    183

    瀏覽量

    31170
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    947

    瀏覽量

    43455
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    180

    瀏覽量

    49442
  • PLL電路
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    6998
  • CTS
    CTS
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    14832
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ART-Pi中啟用外部flash是在哪里配置了qspi的引腳呢?

    ,于是我去查找QSPI的io是有復(fù)用引腳的,也就是說不是絕對的像晶振連接那樣子的io固定就是那兩個。那么想請教下各位這個qspi的配置是怎么一回事呢。 提前謝謝各位佬!
    發(fā)表于 10-10 06:09

    精準時鐘,驅(qū)動未來 ----瀾起科技發(fā)布多款高性能時鐘芯片

    上海2025年8月8日 /美通社/ -- 瀾起科技今日宣布,繼時鐘發(fā)生器芯片成功量產(chǎn)后,公司旗下時鐘緩沖器和展頻振蕩器產(chǎn)品已正式進入客戶送樣階段。該系列時鐘產(chǎn)品憑借高性能、低功耗及易用
    的頭像 發(fā)表于 08-08 08:54 ?498次閱讀

    實時時鐘芯片與晶振的不同之處

    實時時鐘芯片和晶振在電子設(shè)備中都扮演著提供時鐘信號的重要角色,但它們的本質(zhì)、功能和復(fù)雜程度卻大相徑庭。簡單來說,晶振是產(chǎn)生穩(wěn)定頻率的“心臟”,而實時時鐘
    的頭像 發(fā)表于 07-24 17:04 ?1164次閱讀
    實時<b class='flag-5'>時鐘</b><b class='flag-5'>芯片</b>與晶振的不同之處

    時鐘芯片RTC原理介紹、晶振選型、應(yīng)用場景

    時鐘芯片廣泛應(yīng)用于通信設(shè)備、消費電子、工業(yè)控制、汽車電子、物聯(lián)網(wǎng)及智能家居等領(lǐng)域,為各類電子系統(tǒng)提供精準時鐘同步和計時功能。
    的頭像 發(fā)表于 06-23 15:59 ?1000次閱讀
    <b class='flag-5'>時鐘</b><b class='flag-5'>芯片</b>RTC原理介紹、晶振選型、應(yīng)用場景

    I2C通訊的實時時鐘芯片D8563

    、簡要概述 ? ? ? D8563時鐘芯片,是款具有高精度時鐘與日歷功能的芯片,它能夠提供準
    的頭像 發(fā)表于 06-11 15:11 ?770次閱讀
    I2C通訊的實時<b class='flag-5'>時鐘</b><b class='flag-5'>芯片</b>D8563

    “耐高溫!”RTC時鐘芯片+電池的應(yīng)用案例(二)

    實時時鐘,簡稱RTC,是廣泛應(yīng)用于電子產(chǎn)品的重要元器件。愛普生RTC實時時鐘具有高精度、高穩(wěn)定性和多功能等特點,廣泛應(yīng)用于多個行業(yè)。RTC時鐘芯片主要功能是保持設(shè)備時間的準確運行,即使
    的頭像 發(fā)表于 06-04 17:35 ?1059次閱讀
    “耐高溫!”RTC<b class='flag-5'>時鐘</b><b class='flag-5'>芯片</b>+電池的應(yīng)用案例(二)

    DS1302帶涓流充電的時鐘芯片技術(shù)手冊

    DS1302涓流充電計時芯片包含實時時鐘/日歷和31字節(jié)靜態(tài)RAM。它通過簡單的串行接口與微處理器通信。實時時鐘/日歷提供秒、分、時、星期、日期、月和年信息。對于少于31天的月份,月底的日期會自動調(diào)整,包括針對閏年的更正。
    的頭像 發(fā)表于 02-28 09:30 ?1191次閱讀
    DS1302帶涓流充電的<b class='flag-5'>時鐘</b><b class='flag-5'>芯片</b>技術(shù)手冊

    RTC時鐘芯片+電池的應(yīng)用案例(

    實時時鐘,簡稱RTC,是廣泛應(yīng)用于電子產(chǎn)品的重要元器件。愛普生RTC實時時鐘具有高精度、高穩(wěn)定性和多功能的特點,目前廣泛應(yīng)用于多個行業(yè)。下面通過幾個視頻來詳細了解下愛普生RTC實時時鐘
    的頭像 發(fā)表于 01-08 11:25 ?2189次閱讀
    RTC<b class='flag-5'>時鐘</b><b class='flag-5'>芯片</b>+電池的應(yīng)用案例(<b class='flag-5'>一</b>)

    使用DS90CR286A輸入穩(wěn)定的40M差分時鐘,輸出時鐘時有時無,為什么?

    本人在使用DS90CR286A芯片時出現(xiàn)如下情況,輸入穩(wěn)定的40M差分時鐘,但是輸出時鐘時有時無,我的power dowm管腳是直接拉高的。 輸入時鐘 輸出
    發(fā)表于 01-07 07:25

    使用ADC3000 GUI配置adc34jxx的LMK04828時鐘芯片時候遇到了無法產(chǎn)生sysref信號的問題,怎么處理?

    在使用ADC 3000 GUI配置 adc34jxx 的LMK04828時鐘芯片時候遇到了無法產(chǎn)生sysref 信號的問題: 設(shè)定了sysref deivider 后,在sysref
    發(fā)表于 01-02 07:04

    時序約束時鐘與生成時鐘

    、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘
    的頭像 發(fā)表于 11-29 11:03 ?2031次閱讀
    時序約束<b class='flag-5'>一</b>主<b class='flag-5'>時鐘</b>與生成<b class='flag-5'>時鐘</b>

    想輸入694KHz的時鐘,輸出117.28MHz的時鐘,可以為我推薦時鐘芯片嗎?

    我想輸入694KHz的時鐘,輸出117.28MHz的時鐘,可以為我推薦時鐘芯片嗎?我看了好多都是輸入最低為5MHz,沒有找到符合前面要
    發(fā)表于 11-08 07:24

    把兩片PCM1792A芯片同步工作時,會差出個過采樣時鐘,為什么?

    我們在使用PCM1792A這款芯片時,當(dāng)把兩片PCM1792A芯片同步工作時,會差出個過采樣時鐘。 具體配置是這樣的,比如要配置的刷新率為51.2kHz,過采樣
    發(fā)表于 11-06 08:31

    時鐘芯片綜合測試策略:從生成過程到關(guān)鍵模塊

    時鐘芯片的測試工作需細致入微,涵蓋從時鐘生成過程到芯片內(nèi)部關(guān)鍵模塊的全面評估。其核心功能在于產(chǎn)生穩(wěn)定且準確的頻率輸出,并能根據(jù)系統(tǒng)需求靈活調(diào)整。因此,測試的重點在于驗證
    的頭像 發(fā)表于 11-04 11:50 ?1197次閱讀

    京準時鐘科普:關(guān)于北斗衛(wèi)星同步時鐘的那些?

    京準時鐘科普:關(guān)于北斗衛(wèi)星同步時鐘的那些?
    的頭像 發(fā)表于 10-29 09:28 ?983次閱讀
    京準<b class='flag-5'>時鐘</b>科普:關(guān)于北斗衛(wèi)星同步<b class='flag-5'>時鐘</b>的那些<b class='flag-5'>事</b>?