18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

產(chǎn)業(yè)觀察:芯片綠色節(jié)能也是延續(xù)摩爾定律

半導(dǎo)體芯科技SiSC ? 來(lái)源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2023-04-13 16:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來(lái)源:中國(guó)電子報(bào)

戈登?摩爾剛剛?cè)ナ?,業(yè)界關(guān)于摩爾定律未來(lái)如何演進(jìn)的分析再次多了起來(lái)。當(dāng)前主流觀點(diǎn)集中在“延續(xù)摩爾More Moore”、“超越摩爾More than Moore”與擴(kuò)充摩爾(Beyond Moore) 三個(gè)分支路徑之上,即通過(guò)芯片的架構(gòu)創(chuàng)新、異構(gòu)集成或者新材料的引用,實(shí)現(xiàn)更高的芯片性能與更低的成本。

然而,值得注意的是,性能與成本并非集成電路技術(shù)發(fā)展的全部,功耗的降低同樣極其重要。實(shí)際上,數(shù)十年以來(lái)指導(dǎo)芯片工藝技術(shù)演進(jìn)的,除摩爾定律之外,還有一條“登納德縮放比例定律”(Dennard Scaling),由IBM托馬斯?沃森研究中心科學(xué)家羅伯特?登納德于1974年提出。該定律指出,每平方毫米硅的功耗幾乎是恒定的,隨著晶體管密度的增加,每個(gè)晶體管的功耗會(huì)下降。根據(jù)登納德縮放比例定律,隨著芯片尺寸的縮小,所需的電壓和電流會(huì)下降,芯片產(chǎn)生的功耗也會(huì)降低。

不過(guò),登納德定律從2007年就開(kāi)始顯著放緩,到2012年左右已接近失效。因?yàn)殡S著工藝線寬越來(lái)越接近物理極限,高制程的芯片,意味著晶體管中關(guān)鍵部件柵極的長(zhǎng)度越來(lái)越小,越小的晶體管會(huì)使得晶體管漏電現(xiàn)象越嚴(yán)重,使得芯片在往更小工藝制作時(shí),功耗不減反增,同時(shí)帶來(lái)嚴(yán)重的散熱問(wèn)題。

摩爾定律減速疊加登納德定律失效,使得芯片制程提升給芯片性能、節(jié)能帶來(lái)的收益持續(xù)降低。芯片能耗的提高又給進(jìn)入數(shù)字時(shí)代的人們巨大挑戰(zhàn)。比如人們?nèi)粘9ぷ髦薪?jīng)常用的個(gè)人電腦,處理器已經(jīng)占到電腦整機(jī)耗能的30%以上。手機(jī)作為芯片使用大戶,歷來(lái)對(duì)先進(jìn)工藝的需求都走在行業(yè)前沿,但隨著芯片功耗的代際收益逐漸減少,未來(lái)想通過(guò)工藝提升實(shí)現(xiàn)功耗大幅下降已經(jīng)非常困難。

另一個(gè)令人警醒的案例來(lái)自于數(shù)據(jù)中心。據(jù)報(bào)道,在愛(ài)爾蘭,70座數(shù)據(jù)中心就消耗了該國(guó)14%的能源,可見(jiàn)處理器運(yùn)算當(dāng)中能源消耗量巨大。人們目前正在建設(shè)位于海底,使用海水冷卻的數(shù)據(jù)中心。隨著ChatGPT熱潮的持續(xù),未來(lái)AI運(yùn)行的算力需求將更加強(qiáng)烈,也將產(chǎn)生更加巨大的能源消耗,以至有學(xué)者預(yù)測(cè)2030年AI會(huì)消耗全球生產(chǎn)電力的30%~50%,用于計(jì)算和冷卻。

正因如此,降低處理器運(yùn)行中的能耗成為集成電路行業(yè)的主攻方向之一。多年之前,記者采訪美國(guó)加州大學(xué)伯克利分校教授、FinFET技術(shù)發(fā)明人胡正明時(shí),其便預(yù)測(cè):“集成電路的發(fā)展路徑并不一定非要把線寬越做越小,現(xiàn)在存儲(chǔ)器已經(jīng)朝三維方向發(fā)展了。當(dāng)然我們希望把它做得更小,可是我們也可以采取其他方法推進(jìn)集成電路技術(shù)的發(fā)展,比如減少芯片的能耗。這個(gè)方向芯片還有超過(guò)1000倍的能耗可以降低?!睂W(xué)術(shù)界很早已經(jīng)預(yù)見(jiàn)到了問(wèn)題所在,也有越來(lái)越多的公司與機(jī)構(gòu)著手研究芯片節(jié)能的問(wèn)題。

可是在失去工藝微縮降耗這一利器之后,人們?cè)撊绾螌?shí)現(xiàn)芯片的降耗節(jié)能呢?記者采訪了多位專家,總結(jié)起來(lái)就是需要“摳細(xì)節(jié)”了——從架構(gòu)、芯片設(shè)計(jì)、軟件、功能硬件、電源管理等不同層面開(kāi)展工作。這是一個(gè)系統(tǒng)性的工作。

英特爾研究院副總裁、英特爾中國(guó)研究院院長(zhǎng)宋繼強(qiáng)表示:“首先,我們得有一個(gè)能夠監(jiān)測(cè)處理器各項(xiàng)運(yùn)行指標(biāo)的方案。對(duì)處理器設(shè)計(jì)來(lái)講,是要增加更多可以遙測(cè)的測(cè)試點(diǎn),通過(guò)系統(tǒng)工具更清楚地查看處理器的工作狀況,比如哪些運(yùn)行比較飽滿,哪些是在空轉(zhuǎn),數(shù)據(jù)阻塞多發(fā)生在什么地方。要做到對(duì)處理器的運(yùn)行心中有數(shù)。”“在處理器設(shè)計(jì)的時(shí)候,可以更好的做好多核的協(xié)同,核與核之間的調(diào)度,包括多核之間做內(nèi)存、緩存同步時(shí),也有許多降低能耗的空間。因?yàn)槌擞?jì)算之外,芯片很大部分能耗是發(fā)生在數(shù)據(jù)間的相互交換之上。如果CPUGPU之間能夠用一個(gè)比較好的協(xié)議通道去溝通,能夠降低許多能耗?!?/p>

除此之外,在單芯片之上的平臺(tái)間多芯片協(xié)同,系統(tǒng)層的節(jié)能設(shè)計(jì),都有大量可資挖掘的要素。ADI中國(guó)區(qū)銷售副總裁趙傳禹就指出,通過(guò)創(chuàng)新的電源管理技術(shù),相比傳統(tǒng)方式,可以幫客戶實(shí)現(xiàn)更好的節(jié)能方案。再比如人們正在開(kāi)發(fā)類腦計(jì)算技術(shù),通過(guò)設(shè)備仿照生物大腦的方式來(lái)傳遞及處理信息,可以實(shí)現(xiàn)超低能量的消耗。

胡正明曾經(jīng)指出:“線寬的微縮總有一個(gè)極限,到了某種程度,就沒(méi)有經(jīng)濟(jì)效應(yīng)驅(qū)動(dòng)人們把這條路徑繼續(xù)走下去。但是我們并不一定非要一條路走到黑,我們也可以轉(zhuǎn)換一個(gè)思路,同樣可能實(shí)現(xiàn)我們想要達(dá)到的目的?!蹦柖傻难葸M(jìn)正是如此,工藝線寬并非人們的終極追求,轉(zhuǎn)換一個(gè)思路同樣也可推進(jìn)集成電路技術(shù)的發(fā)展。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53252

    瀏覽量

    455439
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80466
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個(gè)多世紀(jì)以來(lái),這一定律推動(dòng)了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。摩爾定律指出,半導(dǎo)體
    的頭像 發(fā)表于 10-17 08:33 ?325次閱讀
    Chiplet,改變了<b class='flag-5'>芯片</b>

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    為我們重點(diǎn)介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。 一、摩爾定律 摩爾定律是計(jì)算機(jī)科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗(yàn)規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24個(gè)月會(huì)增加一倍,同時(shí)
    發(fā)表于 09-15 14:50

    芯片封裝的功能、等級(jí)以及分類

    摩爾定律趨近物理極限、功率器件制程仍停留在百納米節(jié)點(diǎn)的背景下,芯片“尺寸縮小”與“性能提升”之間的矛盾愈發(fā)尖銳。
    的頭像 發(fā)表于 08-28 13:50 ?1495次閱讀

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動(dòng)”向“系統(tǒng)級(jí)創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點(diǎn)。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場(chǎng)融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?900次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?538次閱讀
    Chiplet與3D封裝技術(shù):后<b class='flag-5'>摩爾</b>時(shí)代的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級(jí)電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合三項(xiàng)之一即可稱之為HPC。 摩爾定律走過(guò)數(shù)十年,從1970年代開(kāi)始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?3881次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計(jì)算的重要性突顯

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個(gè)圖形特征尺寸僅為頭發(fā)絲直徑的五萬(wàn)分之一,任何微小誤差都可能導(dǎo)致芯片失效。對(duì)此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5279次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下<b class='flag-5'>芯片</b>游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來(lái)自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過(guò)一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?524次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    上升,摩爾定律延續(xù)面臨巨大挑戰(zhàn)。例如,從22納米工藝制程開(kāi)始,每一代技術(shù)的設(shè)計(jì)成本增加均超過(guò)50%,3納米工藝的總設(shè)計(jì)成本更是高達(dá)15億美元。此外,晶體管成本縮放規(guī)律在28納米制程后已經(jīng)停滯。
    的頭像 發(fā)表于 04-23 11:53 ?1897次閱讀
    玻璃基板在<b class='flag-5'>芯片</b>封裝中的應(yīng)用

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無(wú)疑是一個(gè)重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?618次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術(shù)將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭(zhēng)奪每一納米的空間。但在未來(lái)5年里,一項(xiàng)涉及幾百乃至幾千納米的更大尺度的技術(shù)可能同樣重要。 這項(xiàng)技術(shù)被稱為“混合鍵合”,可以
    的頭像 發(fā)表于 02-09 09:21 ?919次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長(zhǎng)期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每?jī)赡陸?yīng)翻一番)越來(lái)越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率急劇上升,這會(huì)
    的頭像 發(fā)表于 01-09 11:34 ?793次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個(gè)月增加一倍的趨勢(shì)。該定律不僅推動(dòng)了計(jì)算機(jī)硬件的快速發(fā)展,也對(duì)多個(gè)領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?2560次閱讀

    摩爾定律時(shí)代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)前,終端市場(chǎng)需求呈現(xiàn)多元化、智能化的發(fā)展趨勢(shì),芯片制造則已經(jīng)進(jìn)入后摩爾定律時(shí)代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進(jìn)封裝
    的頭像 發(fā)表于 12-03 00:13 ?3480次閱讀