18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

初識FPGA CLB之LUT實現邏輯函數

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2023-03-13 10:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、概述

LUT中文名字叫查找表。以7系列的FPGA為例,每一個Slice里面有四個LUT。FPGA就是通過LUT實現大量的組合邏輯,以及SLICEM里面的LUT還可以構成RAM,Shift Register,以及Multiplexers。這篇文章我們一起來學習LUT如何構成組合邏輯。

二、LUT實現原理

LUT,中文名字叫做查找表,其原理其實也就是一個一個查找表,根據輸入去找到相應位置的信號,然后做輸出。說白了就好像一個小容量的ROM,把輸入當作地址信號,對LUT里面預存的內容進行尋址。

7系列的FPGA的LUT有6個輸入端口(A1-6),然后有兩個輸出端口(O5,O6)。下圖是SLICEL里面的LUT。

9f14c1ba-bf62-11ed-bfe3-dac502259ad0.png

其可以實現6輸入的布爾組合邏輯函數,輸入信號為A1,A2,A3,A4,A5,A6,輸出端口為O6。如下

O6=f(A1,A2,A3,A4,A5,A6)

其實現方式就是將輸入(A1,A2...A6)對應的輸出在LUT里面預存好(這一步在我們用bit文件配置FPGA時實現),然后把輸入信號當作地址信號去把對應的輸出信號調出來。

同樣其還可以構成兩個5輸入的布爾組合邏輯函數,其中這兩個函數共用5個輸入信號(A1,A2,A3,A4,A5),A6被拉高,O5,O6分別是兩個布爾邏輯的輸出。

O5=f(A1,A2,A3,A4,A5)

O6=f(A1,A2,A3,A4,A5)

故這也相當于實現的是一個5輸入2輸出的邏輯函數。

[O5,O6]=f(A1,A2,A3,A4,A5)

三、總結與提升

總結一下,就好比單個LUT里面可以預存 2^6=64個結果。那么單個LUT可以實現

(1)輸入信號最多為6bit,輸出信號為1bit的的布爾邏輯函數;

(2)輸入信號最多為5bit,輸出信號為2bit的邏輯。

一個SLICE里面有四個LUT故最多可以預存的輸出信號個數為 2^6*4=2^8。

因此在一個SLICE里面,借助選擇器將多個LUT進行互連,可以實現輸入數,輸出數最多為如下所示的邏輯。

(1)2個LUT通過互連可以構成7bit輸入,單bit輸出的邏輯。實現方式為兩個LUT的輸入信號A1,A2,A3,A4,A5,A6接到一起,輸出信號經過選擇器選擇輸出,選擇器的選擇信號也是邏輯函數的一個輸入信號。

將邏輯函數的輸出送到Storage Element便可以形成同步時序邏輯。

9f2782aa-bf62-11ed-bfe3-dac502259ad0.png

(2)4個LUT通過互連可以構成8bit輸入,單bit輸出的邏輯。實現方式大家可以根據上面的實現方式自行推理。

(3)2個LUT通過互連可以構成6bit輸入,2bit輸出的邏輯。實現方式自行推理。

(4)4個LUT通過互連可以構成7bit輸入,2bit輸出的邏輯。實現方式自行推理。

超過8輸入的布爾邏輯就需要多個SLICE來實現。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1650

    文章

    22217

    瀏覽量

    628066
  • 邏輯函數
    +關注

    關注

    1

    文章

    23

    瀏覽量

    9714
  • 組合邏輯
    +關注

    關注

    0

    文章

    48

    瀏覽量

    10307
  • LUT
    LUT
    +關注

    關注

    0

    文章

    52

    瀏覽量

    13021
  • CLB
    CLB
    +關注

    關注

    0

    文章

    30

    瀏覽量

    6292

原文標題:初識FPGA CLB之LUT實現邏輯函數

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PIC16F13145微控制器技術解析:CLB架構與低功耗設計

    PIC16F13145微控制器采用可配置邏輯塊(CLB),其中包含32個獨立邏輯單元,并帶有可自定義的查找表(LUT),用于基于硬件的自定義邏輯
    的頭像 發(fā)表于 10-09 16:05 ?194次閱讀
    PIC16F13145微控制器技術解析:<b class='flag-5'>CLB</b>架構與低功耗設計

    FPGA利用DMA IP核實現ADC數據采集

    DMA IP核來實現高效數據傳輸的步驟,包括創(chuàng)建項目、配置ADC接口、添加和連接DMA IP核、設計控制邏輯、生成比特流、軟件開發(fā)及系統集成。文章還強調了系統實現中不可或缺的ip_repo文件的重要性和作用。
    的頭像 發(fā)表于 07-29 14:12 ?4351次閱讀

    基于FPGA實現FOC算法PWM模塊設計

    哈嘍,大家好,從今天開始正式帶領大家從零到一,在FPGA平臺上實現FOC算法,整個算法的框架如下圖所示,如果大家對算法的原理不是特別清楚的話,可以先去百度上學習一下,本教程著重介紹實現過程,弱化原理的介紹。那么本文將從PWM模塊
    的頭像 發(fā)表于 07-17 15:21 ?2950次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>實現</b>FOC算法<b class='flag-5'>之</b>PWM模塊設計

    FPGA從0到1學習資料集錦

    種類更多,而不僅僅是原來的簡單邏輯單元(LE)。早期的 FPGA 相對比較簡單, 所有的功能單元僅僅由管腳、內部 buffer、LE、RAM 構建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構成
    發(fā)表于 05-13 15:41

    MIMXRT1176如何在MBDT中正確實現自定義LUT

    (peripherals.c peripherals.h),但我注意到它們在編譯時被覆蓋了。 如何在 MBDT 中正確實現自定義 LUT?此外,有沒有辦法修改默認 LUT 而不在編譯期間重置它?
    發(fā)表于 04-08 07:56

    解密邏輯單元與CoreScore得分的關系

    FPGA 通過查找表 (LUT) 實現邏輯功能。這些 LUT 類似于真值表或卡諾圖 (Karnaugh map),
    的頭像 發(fā)表于 02-06 15:06 ?628次閱讀
    解密<b class='flag-5'>邏輯</b>單元與CoreScore得分的關系

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    型的芯片,它們在結構、功能、應用場景等方面存在顯著差異。 結構與靈活性 FPGAFPGA是一種可編程邏輯器件,其內部由大量的可編程邏輯單元(CL
    的頭像 發(fā)表于 02-01 14:57 ?2550次閱讀

    CPLD 與 FPGA 的區(qū)別

    在數字電路設計領域,CPLD和FPGA是兩種常用的可編程邏輯器件。它們都允許工程師根據需要設計和重新配置數字電路,但它們在結構、性能和應用上存在顯著差異。 CPLD和FPGA的定義 CPLD
    的頭像 發(fā)表于 01-23 09:46 ?2277次閱讀

    XILINX FPGA CLB單元移位寄存器

    一、移位寄存器 SLICEM函數發(fā)生器也可以配置為32位移位寄存器,而無需使用slice中可用的觸發(fā)器。以這種方式使用,每個LUT可以將串行數據延遲1到32個時鐘周期。 移入D(DI1 LUT引腳
    的頭像 發(fā)表于 01-16 17:45 ?1284次閱讀
    XILINX <b class='flag-5'>FPGA</b> <b class='flag-5'>CLB</b>單元<b class='flag-5'>之</b>移位寄存器

    安富利邀您解鎖嵌入式應用的無限可能

    Microchip推出帶有可配置邏輯塊(CLB)的高性價比通用PIC16F13145 MCU系列??膳渲?b class='flag-5'>邏輯塊(CLB)外設有助于將分立邏輯
    的頭像 發(fā)表于 01-09 09:17 ?840次閱讀
    安富利邀您解鎖嵌入式應用的無限可能

    stdio.h實現了printf函數?

    我們平時包含的 stdio.h 頭文件,里面是不是實現了 printf 函數? 為什么會有這個疑問?因為每次使用 printf,就得包含 stdio.h ,這就導致很多同學誤以為,stdio.h
    的頭像 發(fā)表于 12-18 10:28 ?784次閱讀

    FPGA門數的計算方法

    我們在比較FPGA的芯片參數時經常說某一款FPGA是多少萬門的,也有的說其有多少個LE,那么二者之間有何關系呢? FPGA等效門數的計算方法有兩種,一是把FPGA基本單元(如
    的頭像 發(fā)表于 11-11 09:45 ?1457次閱讀
    <b class='flag-5'>FPGA</b>門數的計算方法

    CLB工具

    電子發(fā)燒友網站提供《CLB工具.pdf》資料免費下載
    發(fā)表于 11-11 09:18 ?1次下載
    <b class='flag-5'>CLB</b>工具

    使用C語言實現函數模板

      用C語言能不能實現一個通用的函數,既能完成整數的相加,又能完成浮點數的相加?
    的頭像 發(fā)表于 11-09 11:38 ?1153次閱讀

    如何使用C2000 CLB實現Traction Inverter應用中的PWM輸出保護功能

    電子發(fā)燒友網站提供《如何使用C2000 CLB實現Traction Inverter應用中的PWM輸出保護功能.pdf》資料免費下載
    發(fā)表于 10-31 10:38 ?5次下載