基本S—R鎖存器
用或非門組成的基本SR鎖存器。
特點:
S為置1輸入端高電平有效;R為置0輸入端高電平有效。
1、電路結構——由兩個門電路交叉連接而成。

2、國際邏輯符號

3、邏輯功能表


4、波形圖

5、狀態(tài)圖

6、推導特性方程

運用基本SR鎖存器消除機械開關觸點抖動引起的脈沖輸出。
例:

邏輯門控SR鎖存器
特點:
(1)、 鎖存器狀態(tài)變化只發(fā)生在E=1期間,Q的狀態(tài)取決于觸發(fā)信號R、S。
(2)、邏輯門控SR鎖存器的功能表、特性方程、狀態(tài)圖與基本SR觸發(fā)器相同。
1、電路結構

2、邏輯符號

3、工作原理
E=0時,Q狀態(tài)不變;
E=1時,Q3 = S ,Q4 = R,狀態(tài)發(fā)生變化。
4、波形圖
高電平觸發(fā),S=1,Q=1;R=1, Q=0

D鎖存器
1、電路結構

2、邏輯符號

3、功能圖

4、狀態(tài)圖

5、特征方程

6、時序圖

總結
1.鎖存器和觸發(fā)器都是具有存儲功能的邏輯電路,是構成時序電路的基本邏輯單元。每個鎖存器或觸發(fā)器都能存儲1位二值信息。
2.鎖存器是對脈沖電平敏感的電路,它們在一定電平作用下改變狀態(tài)。
3.觸發(fā)器是對時鐘脈沖邊沿敏感的電路,它們在時鐘脈沖的上升沿或下降沿作用下改變狀態(tài)。
4.觸發(fā)器按邏輯功能分類有D觸發(fā)器、JK觸發(fā)器、T(T’)觸發(fā)器和SR觸發(fā)器。它們的功能可用特性表、特性方程、狀態(tài)圖和波形圖來描述。觸發(fā)器的電路結構與邏輯功能沒有必然聯(lián)系。
-
波形圖
+關注
關注
1文章
35瀏覽量
15401 -
鎖存器
+關注
關注
8文章
947瀏覽量
43456 -
觸發(fā)器
+關注
關注
14文章
2048瀏覽量
62879 -
SR
+關注
關注
1文章
38瀏覽量
23850 -
D鎖存器
+關注
關注
0文章
14瀏覽量
3864
發(fā)布評論請先 登錄

SR鎖存器和D鎖存器的特點
評論