18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense?擴(kuò)展

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2022-11-17 17:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:IAR Systems

IAR Embedded Workbench for RISC-V 3.11 版支持 AndeStar? V5 RISC-V 處理器的 Andes CoDense? 擴(kuò)展,以幫助嵌入式開發(fā)人員縮減代碼尺寸、提高應(yīng)用性能

今日,嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems? 宣布其最新版本的 IAR Embedded Workbench for RISC-V 3.11版現(xiàn)已完全支持 Andes Technology(晶心科技)旗下 AndeStar? V5 RISC-V 處理器的 CoDense? 擴(kuò)展。CoDense? 是處理器 ISA(指令集架構(gòu))的專利擴(kuò)展,能夠幫助 IAR 的工具鏈生成緊湊的代碼,從而節(jié)省目標(biāo)處理器上的閃存,而在之前版本中已實(shí)現(xiàn)支持的 AndeStar? V5 DSP/SIMD 和性能擴(kuò)展則有助于提供更高的應(yīng)用性能。AndesCore? RISC-V CPU IP 推出后不久,IAR Systems 就率先適配支持,以便為客戶提供完整的開發(fā)工具鏈,包括強(qiáng)大的 IAR C/C++ 編譯器? 和全面的調(diào)試器(符合 ISO 26262 的功能安全認(rèn)證版本也有全面的調(diào)試器)。

晶心科技是 RISC-V International的創(chuàng)始成員之一,也是高性能/低功耗 32/64 位嵌入式處理器 IP 解決方案的領(lǐng)先供應(yīng)商。此次晶心科技和 IAR Systems 聯(lián)合推出的解決方案及其強(qiáng)大的安全應(yīng)用設(shè)計(jì)方法將幫助客戶加速開發(fā),包括認(rèn)證過程,從而加快他們的產(chǎn)品上市時(shí)間。AndeStar? V5 中新加入的 CoDense? 擴(kuò)展是 Andes 在可擴(kuò)展 RISC-V 標(biāo)準(zhǔn)指令基礎(chǔ)上擴(kuò)展的代碼量壓縮功能。該擴(kuò)展功能已經(jīng)在使用 AndeStar? V3 處理器的超過 100 億顆 SoC 中得到了驗(yàn)證。除了對(duì) CoDense? 的支持,最新 3.11 版本的 IAR Embedded Workbench for RISC-V 還將支持帶有“P”擴(kuò)展的 0.9.11(Packed-SIMD 指令的標(biāo)準(zhǔn)擴(kuò)展)以及增強(qiáng)的 SMP(對(duì)稱多處理)和 AMP(非對(duì)稱多處理)多核調(diào)試。此外,開發(fā)人員肯定會(huì)喜歡專門為 Visual Studio Code 開發(fā)的新 IAR Build 和 IAR C-SPY Debug 擴(kuò)展,方便他們利用 IAR Systems 的強(qiáng)大工具,在 Visual Studio Code 編輯器中構(gòu)建和調(diào)試他們的代碼。

久經(jīng)考驗(yàn)的 IAR Embedded Workbench 以其一流的代碼體積優(yōu)化功能,在眾多 RISC-V 開發(fā)者中久負(fù)盛名,旨在幫助企業(yè)使用體積更小的芯片或?yàn)楝F(xiàn)有平臺(tái)增加更多的功能。由于代碼是利用工具鏈的先進(jìn)優(yōu)化技術(shù)生成的,因此在 EEMBC 認(rèn)證實(shí)驗(yàn)室的 CoreMark 測(cè)試中,其表現(xiàn)出令人信服的快速代碼和行業(yè)領(lǐng)先的性能。內(nèi)含的 C-SPY 調(diào)試器使開發(fā)人員能夠完全實(shí)時(shí)地控制應(yīng)用,其中包括使用復(fù)雜的斷點(diǎn)、Profiling、代碼覆蓋、帶有中斷的時(shí)間線和功耗記錄。而完全集成的代碼分析工具確保代碼能夠符合特定的標(biāo)準(zhǔn),如 MISRA C(2004 年和 2012 年),以及最佳編程實(shí)踐,如CWE 和 CERT C 安全編碼標(biāo)準(zhǔn)。此外,還有功能安全開發(fā)認(rèn)證版本的 IAR Embedded Workbench for RISC-V,該版本配有安全報(bào)告和安全指南,適用于十個(gè)不同的標(biāo)準(zhǔn),例如汽車或工業(yè)應(yīng)用。

晶心科技總裁兼首席技術(shù)官 Charlie Su 博士表示:“我們很高興 IAR Systems 能為 AndeStar? V5 RISC-V 處理器提供全面的支持,特別是對(duì)專利 CoDense? 擴(kuò)展的增強(qiáng)。CoDense? 將代碼密度大幅增加了兩位數(shù),因此受到 MCUIoT 應(yīng)用的歡迎。我們預(yù)計(jì) IAR Embedded Workbench 與 AndeStar? V5 RISC-V 擴(kuò)展的強(qiáng)強(qiáng)聯(lián)手,能為 RISC-V 社區(qū)提供高達(dá) 30% 的性能提升?!?/p>

IAR Systems 首席技術(shù)官 Anders Holmberg 表示:“得益于與晶心科技的密切合作,我們很早就為 AndeStar? V5 DSP/SIMD 和性能擴(kuò)展提供了支持,現(xiàn)在又將完全支持 Andes CoDense?,在 RISC-V C 擴(kuò)展之上實(shí)現(xiàn)了代碼量的壓縮。在代碼尺寸和性能之間取得平衡,將大幅提升產(chǎn)品或項(xiàng)目的總投資回報(bào)率。有了 CoDense? 的支持,我們將賦能用戶,幫助他們實(shí)現(xiàn)這種平衡?!?/p>

如需了解關(guān)于 IAR Embedded Workbench for RISC-V 的更多信息,該工具套件的功能安全認(rèn)證版,以及 IAR Systems 為 RISC-V 提供的整體服務(wù),請(qǐng)?jiān)L問 https://www.iar.com/riscv。

關(guān)于IAR Systems

IAR Systems 為嵌入式開發(fā)提供世界領(lǐng)先的軟件和服務(wù),幫助世界各地的公司創(chuàng)造滿足當(dāng)前需求和未來趨勢(shì)的創(chuàng)新產(chǎn)品。自 1983 年以來,IAR Systems 的解決方案已經(jīng)輔助了超過一百萬個(gè)嵌入式應(yīng)用的開發(fā),保證了其質(zhì)量、可靠性和效率。如今,IAR Systems 支持來自全球 200 多家半導(dǎo)體合作伙伴的 14,000 多種芯片,為福布斯 2000 強(qiáng)企業(yè)、中小企業(yè)和初創(chuàng)企業(yè)的約 100,000 名開發(fā)人員提供服務(wù)。公司總部位于瑞典烏普薩拉,并在世界各地設(shè)有銷售分公司和支持辦事處。目前,IAR Systems集團(tuán)在納斯達(dá)克 OMX 斯德哥爾摩交易所上市。了解更多,請(qǐng)?jiān)L問www.iar.com

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20091

    瀏覽量

    243986
  • 嵌入式
    +關(guān)注

    關(guān)注

    5177

    文章

    20007

    瀏覽量

    325637
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RISC-V B擴(kuò)展介紹及實(shí)現(xiàn)

    ,可以被任何支持RISC-V ISR的處理器解釋執(zhí)行。 需要注意,B擴(kuò)展是與基本RV32I/RV64I RISC-V指令集完全兼容的。因此,使用支持
    發(fā)表于 10-21 13:01

    村田攜先進(jìn)封裝與電容方案亮相2025 Andes RISC-V CON

    近日,村田中國(guó)(以下簡(jiǎn)稱“村田”)亮相2025 Andes RISC-V CON北京站,集中展示了面向RISC-V架構(gòu)的一系列核心技術(shù)成果與產(chǎn)品布局,旨在推動(dòng)下一代智能系統(tǒng)的發(fā)展。本屆展會(huì)聚焦AI
    的頭像 發(fā)表于 09-02 14:45 ?319次閱讀
    村田攜先進(jìn)封裝與電容方案亮相2025 <b class='flag-5'>Andes</b> <b class='flag-5'>RISC-V</b> CON

    2025 Andes RISC-V CON北京站亮點(diǎn)搶先看

    Andes晶心科技將于北京麗亭華苑酒店舉辦「2025 Andes RISC-V CON」北京站,預(yù)計(jì)吸引來自中國(guó)各地近 200 位產(chǎn)業(yè)領(lǐng)袖、技術(shù)專家與開發(fā)者參與。本屆聚焦AI、車用電子及應(yīng)用處
    的頭像 發(fā)表于 08-21 15:35 ?1924次閱讀

    Andes晶心科技亮相2025 RISC-V中國(guó)峰會(huì)

    2025 RISC-V 中國(guó)峰會(huì)于2025年7月16日至19日在上海張江科學(xué)會(huì)堂隆重舉行!本屆峰會(huì)將聚焦RISC-V技術(shù)的前沿發(fā)展與實(shí)際應(yīng)用,旨在加速生態(tài)構(gòu)建、推動(dòng)技術(shù)創(chuàng)新,并加強(qiáng)國(guó)際間的交流與合作。
    的頭像 發(fā)表于 07-23 17:18 ?1142次閱讀

    IAR發(fā)布RISC-V開發(fā)工具鏈v3.40.1版本

    近期,IAR重磅發(fā)布其旗艦產(chǎn)品——RISC-V開發(fā)工具鏈的全新版本v3.40.1,全面提升了在性能、安全性及自動(dòng)化方面的能力。此次重大更新將進(jìn)一步助力汽車、工業(yè)、醫(yī)療及物聯(lián)網(wǎng)等行業(yè)打造
    的頭像 發(fā)表于 06-25 14:16 ?1460次閱讀

    思爾芯攜手Andes晶心科技,加速先進(jìn)RISC-V 芯片開發(fā)

    RISC-V生態(tài)快速發(fā)展和應(yīng)用場(chǎng)景不斷拓展的背景下,芯片設(shè)計(jì)正面臨前所未有的復(fù)雜度挑戰(zhàn)。近日,RISC-V處理器核領(lǐng)先廠商Andes晶心科技與思爾芯(S2C)達(dá)成重要合作,其雙核單集群
    的頭像 發(fā)表于 06-05 09:45 ?795次閱讀
    思爾芯攜手<b class='flag-5'>Andes</b>晶心科技,加速先進(jìn)<b class='flag-5'>RISC-V</b> 芯片開發(fā)

    BrainChip與Andes晶心科技達(dá)成合作

    ,攜手 RISC-V 領(lǐng)導(dǎo)廠商Andes 晶心科技,將自家神經(jīng)處理單元(NPU)與Andes 晶心的 RISC-V 核心做整合,進(jìn)一步拓展 RISC
    的頭像 發(fā)表于 05-30 16:06 ?894次閱讀

    Andes晶心科技攜手proteanTecs,為RISC-V內(nèi)核帶來性能和可靠性監(jiān)測(cè)

    2025年4月1日 — RISC-V處理器核的領(lǐng)先供貨商Andes晶心科技 (Andes Technology Corporation) (TWSE: 6533) 與先進(jìn)電子產(chǎn)品健康和性能監(jiān)測(cè)
    的頭像 發(fā)表于 04-01 10:44 ?920次閱讀

    Andes晶心科技20周年,啟動(dòng)品牌新篇章,全新 Logo正式亮相

    正值20周年慶典,Andes晶心科技將以全新Logo亮相,并計(jì)劃遷入新大樓,開啟下一個(gè)成長(zhǎng)里程碑,持續(xù)引領(lǐng)RISC-V技術(shù)的發(fā)展
    發(fā)表于 03-14 15:15 ?971次閱讀
    <b class='flag-5'>Andes</b>晶心科技20周年,啟動(dòng)品牌新篇章,<b class='flag-5'>全新</b> Logo正式亮相

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    的核心優(yōu)勢(shì)在于其開源性、模塊化、低功耗、高性能以及可擴(kuò)展性。這些特性使得RISC-V芯片在物聯(lián)網(wǎng)(IoT)、嵌入式系統(tǒng)、邊緣計(jì)算以及高性能計(jì)算等領(lǐng)域具有獨(dú)特競(jìng)爭(zhēng)力。 在物聯(lián)網(wǎng)領(lǐng)域,RISC-V芯片的低功耗
    發(fā)表于 01-29 08:38

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領(lǐng)導(dǎo)廠商,也是
    的頭像 發(fā)表于 12-26 10:54 ?1329次閱讀

    HighTec C/C++編譯器支持Andes晶心科技RISC-V IP

    汽車編譯器解決方案領(lǐng)先供貨商HighTec EDV-Systeme GmbH宣布其針對(duì)汽車市場(chǎng)的高度優(yōu)化C/C++編譯器支持Andes晶心科技的RISC-V IP。這項(xiàng)支持對(duì)汽車軟件開
    的頭像 發(fā)表于 12-12 16:26 ?1401次閱讀

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes晶心科技,宣布Rivos已獲得
    的頭像 發(fā)表于 12-04 10:37 ?1039次閱讀

    RISC-V能否復(fù)制Linux 的成功?》

    方案。除了SK Telecom和Renesas,專注開發(fā)5G基站芯片的初創(chuàng)公司EdgeQ也將使用Andes核心RISC-V許可及定制擴(kuò)展,以提供集成人工智能的可編程開放式5G平臺(tái)。Andes
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    只能擴(kuò)展到64位指令集,通常RISC-V使用32位指令也支持壓縮的16位指令 指令集復(fù)雜度 RISC-V的匯編比ARM的要更加簡(jiǎn)單容易理解 指令集執(zhí)行方式
    發(fā)表于 11-16 16:14