18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

寬帶數(shù)據(jù)轉(zhuǎn)換器應用的JESD204B與串行LVDS接口考量

姬盼希 ? 來源:c88348535 ? 作者:c88348535 ? 2022-08-01 09:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:ADI公司 George Diniz,產(chǎn)品線經(jīng)理

摘要

開發(fā)串行接口業(yè)界標準JESD204A/JESD204B的目的在于解決以高效省錢的方式互連最新寬帶數(shù)據(jù)轉(zhuǎn)換器與其他系統(tǒng)IC的問題。其動機在于通過采用可調(diào)整高速串行接口,對接口進行標準化,降低數(shù)據(jù)轉(zhuǎn)換器與其他器件(如現(xiàn)場可編程門陣列FPGA和系統(tǒng)級芯片SoC)之間的數(shù)字輸入/輸出數(shù)量。

趨勢顯示最新應用,以及現(xiàn)有應用的升級,正不斷需求采樣頻率和數(shù)據(jù)分辨率更高的寬帶數(shù)據(jù)轉(zhuǎn)換器。向這些寬帶轉(zhuǎn)換器傳送和獲取數(shù)據(jù)暴露了一個非常大的設(shè)計問題,即現(xiàn)有I/O技術(shù)帶寬的限制導致轉(zhuǎn)換器產(chǎn)品需要使用的引腳數(shù)更多。其結(jié)果便是PCB設(shè)計隨著互連密度的增加而更復雜。其挑戰(zhàn)在于進行大量高速數(shù)據(jù)信號走線的同時控制電噪聲,以及提供GSPS級別的寬帶數(shù)據(jù)轉(zhuǎn)換器采樣頻率的能力、使用更少的互連、簡化PCB布局難題并實現(xiàn)更小的尺寸,且不降低整體系統(tǒng)性能。

市場力量繼續(xù)施壓,要求給定系統(tǒng)擁有更多特性和功能以及更好的性能,推動了對更高數(shù)據(jù)處理能力的要求。高速模數(shù)轉(zhuǎn)換器數(shù)模轉(zhuǎn)換器至FPGA接口已成為某些系統(tǒng)OEM廠商滿足下一代大量數(shù)據(jù)處理需要的限制因素。JESD204B串行接口規(guī)范專為解決這一關(guān)鍵數(shù)據(jù)鏈路的問題而建立。圖1顯示使用JESD204A/JESD204B的典型高速轉(zhuǎn)換器至FPGA互連配置。

本文余下篇幅將探討推動該規(guī)范發(fā)展的某些關(guān)鍵的終端系統(tǒng)應用,以及串行低壓差分信號(LVDS)和JESD204B的對比。

poYBAGGXf3iATmi5AALgvnnyAYk474.jpg

圖1.使用JESD204A/JESD204B接口的典型高速轉(zhuǎn)換器至FGPA互連配置(來源:Xilinx?)。

應用推動對JESD204B的需求

無線基礎(chǔ)設(shè)施收發(fā)器

目前無線基礎(chǔ)設(shè)施收發(fā)器采用LTE等基于OFDM的技術(shù),這類技術(shù)使用部署FPGA或SoC器件的DSP模塊,通過驅(qū)動天線陣列元件,單獨為每個用戶的手機產(chǎn)生波束。在發(fā)射和接收模式下,每個陣列元件每秒可能需要在FPGA和數(shù)據(jù)轉(zhuǎn)換器之間傳輸數(shù)百兆字節(jié)的數(shù)據(jù)。

軟件定義無線電

當今的軟件定義無線電技術(shù)利用先進的調(diào)制方案,可即時重配置,并極大地增加了通道帶寬,提供最佳的無線數(shù)據(jù)速率。天線路徑中高效、低功耗、低引腳數(shù)的FPGA至數(shù)據(jù)轉(zhuǎn)換器接口對性能起著決定性的作用。軟件定義無線電架構(gòu)已與收發(fā)器基礎(chǔ)設(shè)施相整合,用于多載波、多模無線網(wǎng)絡,支持GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX和TD-SCDMA

醫(yī)療成像系統(tǒng)

醫(yī)療成像系統(tǒng)包括超聲、計算機斷層掃描(CT)的掃描儀、磁共振成像(MRI)等,這些應用產(chǎn)生很多通道的數(shù)據(jù),流經(jīng)數(shù)據(jù)轉(zhuǎn)換器至FPGA或DSP。I/O通道數(shù)的持續(xù)增長要求使用內(nèi)插器匹配FPGA和轉(zhuǎn)換器的引腳輸出,迫使元件數(shù)增加,并使PCB復雜化。這加大了客戶系統(tǒng)的成本支出以及復雜程度;而這些問題可通過采用更有效的JESD204B接口加以解決。

雷達和安全通信

目前先進雷達接收器的脈沖結(jié)構(gòu)日益復雜,迫使信號帶寬上升至1 GHz或更高。最新的有源電子調(diào)整陣列(AESA)雷達系統(tǒng)可能包含上千個元件。高帶寬SERDES串行接口用于連接陣列元件數(shù)據(jù)轉(zhuǎn)換器與FPGA或DSP,處理接收到的數(shù)據(jù)流,并將處理后產(chǎn)生的數(shù)據(jù)流發(fā)送出去。

串行LVDS與JESD204B的對比

在串行LVDS和JESD204B接口之間選擇

為了在使用LVDS和多種版本JESD204串行接口規(guī)范的轉(zhuǎn)換器產(chǎn)品間做出最佳選擇,對每種接口的特性和功能進行比較會非常有用。表1以簡單的表格形式對接口標準進行了對比。在SERDES級,LVDS和JESD204之間的顯著區(qū)別是通道數(shù)據(jù)速率,JESD204支持的每通道串行鏈路速率是LVDS的三倍以上。當比較諸如多器件同步、確定延遲和諧波時鐘等高級功能時,JESD204B是提供這些功能的唯一接口。所有通路和通道對確定延遲敏感、需要寬帶寬多通道轉(zhuǎn)換器的系統(tǒng)將無法有效使用LVDS或并行CMOS。

表1.串行LVDS和JESD204規(guī)范對比

Function
功能
Serial LVDS
串行LVDS
JESD204
JESD204
JESD204A
JESD204A
JESD204B
JESD204B
Specification Release
規(guī)范發(fā)布時間
2001 2006 2008 2011
Maximum Lane Rate (Gbps)
最大通道速率(Gbps)
1.0 3.125 3.125 12.5
Multiple Lanes
支持多通道
Lane Synchronization
通道同步
Multidevice Synchronization
多器件同步
Deterministic Latency
確定延遲
Harmonic Clocking
支持諧波時鐘


LVDS概述

LVDS是連接數(shù)據(jù)轉(zhuǎn)換器與FPGA或DSP的傳統(tǒng)方法。LVDS于1994發(fā)布,目標在于提供比已有的RS-422和RS-485差分傳輸標準更高的帶寬和更低的功耗。隨著1995年TIA/EIA-644的發(fā)布,LVDS成為標準。二十世紀90年代末,LVDS的使用率上升,并隨著2001年TIA/EIA-644-A的發(fā)布,LVDS標準亦發(fā)布了修訂版。

LVDS采用低電壓擺幅的差分信號,用于高速數(shù)據(jù)的傳輸。發(fā)射器驅(qū)動的電流典型值為±3.5 mA,通過100 Ω電阻發(fā)送極性匹配的邏輯電平,在接收器端產(chǎn)生±350 mV電壓擺幅。電流始終導通,并被路由至不同方向以便產(chǎn)生邏輯1和邏輯0。LVDS始終導通的特性有助于抑制同步開關(guān)噪聲尖峰和潛在電磁干擾——在單端技術(shù)中,晶體管的開關(guān)動作可能產(chǎn)生這些噪聲和干擾。LVDS差分的特征同樣提供了針對共模噪聲源的有效抑制。雖然在理想傳輸介質(zhì)中,該標準預測速率可能超過1.9 Gbps,但TIA/EIA-644-A標準建議的最大數(shù)據(jù)速率為655 Mbps。

FPGA或DSP與數(shù)據(jù)轉(zhuǎn)換器間數(shù)據(jù)通道和速度的大幅增長——尤其是前文討論的那些應用——使LVDS接口暴露了一些問題(見圖2)。現(xiàn)實中,差分LVDS線的帶寬限制在1.0 Gbps左右。在目前很多應用中,這一限制導致需要許多高帶寬PCB互連,而每一處都有可能出故障。大量的走線還增加了PCB的復雜性或整體尺寸,導致設(shè)計和制造成本上升。在某些帶寬需求量巨大的應用中,數(shù)據(jù)轉(zhuǎn)換器接口已成為滿足所需系統(tǒng)性能的制約因素。

poYBAGGXf3uAUU8RAAOnJd6DH2Q963.jpg

圖2.使用并行CMOS或LVDS帶來的系統(tǒng)設(shè)計與互連的挑戰(zhàn)。

JESD204B概述

JESD204數(shù)據(jù)轉(zhuǎn)換器串行接口標準由JEDEC固態(tài)技術(shù)協(xié)會JC-16接口技術(shù)委員會建立,目標是提供速率更高的串行接口、提升帶寬并降低高速數(shù)據(jù)轉(zhuǎn)換器和其他器件之間的數(shù)字輸入和輸出通道數(shù)。該標準的基礎(chǔ)是IBM開發(fā)的8b/10b編碼技術(shù),它無需幀時鐘和數(shù)據(jù)時鐘,支持以更高的速率進行單線對通信。

2006年,JEDEC發(fā)布JESD204規(guī)范,使單數(shù)據(jù)通道上的速率達到3.125 Gbps。JESD204接口是自同步的,因此無需校準PCB布線長度,避免時鐘偏斜。JESD204依靠許多FPGA提供的SERDES端口,以便釋放通用I/O。

JESD204A于2008年發(fā)布,增加了對多路時序一致數(shù)據(jù)通道和通道同步的支持。這種增強使得使用更高帶寬的數(shù)據(jù)轉(zhuǎn)換器和多路同步數(shù)據(jù)轉(zhuǎn)換器通道成為可能,并且對用于蜂窩基站的無線基礎(chǔ)設(shè)施收發(fā)器尤為重要。JESD204A還提供多器件同步支持,這有利于醫(yī)療成像系統(tǒng)等使用大量ADC的應用。

JESD204B是該規(guī)范的第三個修訂版,將最大通道速率提升至12.5 Gbps。JESD204B還增加了對確定延遲的支持,該功能可在接收器和發(fā)射器之間進行同步狀態(tài)的通信。JESD204B還支持諧波時鐘,使得依據(jù)確定相位,通過低速輸入時鐘獲得高速數(shù)據(jù)轉(zhuǎn)換器時鐘成為可能。

結(jié)論

JESD204B工業(yè)串行接口標準降低了高速數(shù)據(jù)轉(zhuǎn)換器和FPGA以及其他器件之間的數(shù)字輸入和輸出通道數(shù)。更少的互連可以簡化布局布線,并讓實現(xiàn)更小的尺寸設(shè)計成為可能(見圖3)。這些優(yōu)勢對很多高速數(shù)據(jù)轉(zhuǎn)換器應用非常重要,例如無線基礎(chǔ)設(shè)施收發(fā)器、軟件定義無線電、醫(yī)療成像系統(tǒng),以及雷達和安全通信。ADI公司是JESD204標準委員會的創(chuàng)始成員,我們同時開發(fā)出了兼容的數(shù)據(jù)轉(zhuǎn)換器技術(shù)和工具,并推出了全面的產(chǎn)品路線圖。通過為客戶提供結(jié)合了我們先進數(shù)據(jù)轉(zhuǎn)換器技術(shù)以及集成JESD204A/JESD204B接口的產(chǎn)品,我們有望充分利用這項重大的接口技術(shù)突破,幫助客戶解決系統(tǒng)設(shè)計難題。

pYYBAGGXf36AWUUoAAPB4MWIt6M283.jpg

圖3.JESD204具有高速串行I/O能力,能夠解決系統(tǒng)PCB復雜性挑戰(zhàn)。

作者簡介

George Diniz是ADI公司高速數(shù)模轉(zhuǎn)換器部門(北卡羅來納州格林斯博羅)的產(chǎn)品線經(jīng)理。他領(lǐng)導的開發(fā)團隊,負責開發(fā)JESD204B接收器和收發(fā)器接口內(nèi)核,用于集成到高速模數(shù)和數(shù)模轉(zhuǎn)換器產(chǎn)品中。他擁有25年半導體行業(yè)工作經(jīng)驗,擔任過設(shè)計工程和產(chǎn)品線管理等各種職務。在加入ADI之前,George是IBM的一名設(shè)計工程師,他在IBM從事功率PC處理器的自定義SRAM宏、PLL和DLL函數(shù)的混合信號設(shè)計。他擁有北卡羅來納州立大學電氣工程碩士學位(MSEE)和曼哈頓學院電氣工程學士學位(BSEE)。在娛樂方面,George喜歡戶外活動、修理汽車和跑步。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9289

    瀏覽量

    154591
  • ADI
    ADI
    +關(guān)注

    關(guān)注

    149

    文章

    46076

    瀏覽量

    269163
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9307

    瀏覽量

    155712
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1178

    瀏覽量

    68857
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    寬帶數(shù)據(jù)轉(zhuǎn)換器應用的JESD204B串行LVDS接口考量

    開發(fā)串行接口業(yè)界標準JESD204A/JESD204B的目的在于解決以高效省錢的方式互連最新寬帶數(shù)據(jù)轉(zhuǎn)換
    發(fā)表于 11-01 11:24 ?6333次閱讀
    <b class='flag-5'>寬帶數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>應用的<b class='flag-5'>JESD204B</b>與<b class='flag-5'>串行</b><b class='flag-5'>LVDS</b><b class='flag-5'>接口</b><b class='flag-5'>考量</b>

    JESD204B的系統(tǒng)級優(yōu)勢

    FPGA 協(xié)作。他們特別感興趣的是 JESD204B 接口將如何簡化設(shè)計流程。與 LVDS 及 CMOS 接口相比,JESD204B
    發(fā)表于 09-18 11:29

    串行LVDSJESD204B的對比

    作者:George Diniz,ADI公司高速數(shù)據(jù)轉(zhuǎn)換器部產(chǎn)品線總監(jiān)JESD204B簡介開發(fā)串行接口業(yè)界標準
    發(fā)表于 05-29 05:00

    JESD204B串行接口時鐘的優(yōu)勢

    摘要 隨著數(shù)模轉(zhuǎn)換器轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器
    發(fā)表于 06-19 05:00

    FPGA高速數(shù)據(jù)采集設(shè)計之JESD204B接口應用場景

    。與LVDS及CMOS接口相比,JESD204B數(shù)據(jù)轉(zhuǎn)換器串行
    發(fā)表于 12-03 17:32

    FPGA高速數(shù)據(jù)采集設(shè)計之JESD204B接口應用場景

    ?,F(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口,明德?lián)P的大數(shù)據(jù)采集項目也是采用JESD204B接口。與LVDS及CMOS
    發(fā)表于 12-04 10:11

    如何讓JESD204B在FPGA上工作?FPGA對于JESD204B需要多少速度?

    的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標準,出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳
    發(fā)表于 04-06 09:46

    JESD204B協(xié)議有什么特點?

    在使用最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標準的信息,這些器件使用該協(xié)議與 FPGA 通信。那么在解決 ADC
    發(fā)表于 04-06 06:53

    寬帶數(shù)據(jù)轉(zhuǎn)換器應用的JESD204B串行LVDS接口考量

    interface.  開發(fā)串行接口業(yè)界標準JESD204A/JESD204B的目的在于解決以高效省錢的方式互連最新寬帶數(shù)據(jù)
    發(fā)表于 11-03 07:00

    JESD204B協(xié)議介紹

    在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標準的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在
    發(fā)表于 11-21 07:02

    JESD204B的優(yōu)勢

    的是 JESD204B 接口將如何簡化設(shè)計流程。與 LVDS 及 CMOS 接口相比,JESD204B
    發(fā)表于 11-23 06:35

    JESD204B協(xié)議概述

    在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標準的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在
    發(fā)表于 04-08 04:48 ?2648次閱讀
    <b class='flag-5'>JESD204B</b>協(xié)議概述

    針對高速數(shù)據(jù)轉(zhuǎn)換器的最新高速JESD204B標準帶來了驗證挑戰(zhàn)

    JESD204B是最新的12.5 Gb/s高速、高分辨率數(shù)據(jù)轉(zhuǎn)換器串行接口標準。轉(zhuǎn)換器制造商的相
    發(fā)表于 11-18 18:57 ?3534次閱讀
    針對高速<b class='flag-5'>數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>的最新高速<b class='flag-5'>JESD204B</b>標準帶來了驗證挑戰(zhàn)

    JESD204B串行LVDS接口寬帶數(shù)據(jù)轉(zhuǎn)換器應用中的考慮因素

    JESD204A/JESD204B串行接口行業(yè)標準旨在解決以高效和節(jié)省成本的方式將最新的寬帶數(shù)據(jù)轉(zhuǎn)換器
    的頭像 發(fā)表于 12-21 14:44 ?2205次閱讀
    <b class='flag-5'>JESD204B</b>與<b class='flag-5'>串行</b><b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>在<b class='flag-5'>寬帶數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>應用中的考慮因素

    JESD204B是FPGA中的新流行語嗎

    JESD204B規(guī)范是JEDEC標準發(fā)布的較新版本,適用于數(shù)據(jù)轉(zhuǎn)換器和邏輯器件。如果您正在使用FPGA進行高速數(shù)據(jù)采集設(shè)計,您會聽到新的流行詞“JE
    的頭像 發(fā)表于 05-26 14:49 ?1323次閱讀
    <b class='flag-5'>JESD204B</b>是FPGA中的新流行語嗎