18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何在Vitis中設定Kernel的頻率

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-07-01 09:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在Vitis 統(tǒng)一軟件平臺中使用Alveo系列開發(fā)板設計加速Kernel時,系統(tǒng)會自動為Kernel的時鐘設置默認頻率.

以 xilinx_u200_qdma_201910_1 平臺為例,在Vitis中選擇平臺時可以看到默認的時鐘頻率是300Mhz和500Mhz.

9819aac4-f8d4-11ec-ba43-dac502259ad0.png

在Vitis Application Acceleration Development Flow 中我們看到--kernel_frequency選項可以用于覆蓋默認的 Kernel 頻率

(https://www.xilinx.com/html_docs/xilinx2020_2/vitis_doc/buildtargets1.html#ldh1504034328524)

9837e886-f8d4-11ec-ba43-dac502259ad0.png

那么 --kernel_frequency設置在Compile階段或者Link階段有什么區(qū)別呢?

我們以經(jīng)典 Example design“Vector Addition” 為例探索一下:

1. 打開Vitis 2020.2,創(chuàng)建新的 Application Project

File -> New -> Application project

2. 選擇 xilinx_u200_qdma_201910_1 平臺

3. 選擇打開 Example Design "Vector Addition"

4.對 Hardware Flow 在Compile階段設置“kernel_frequency” 為200MHz,然后編譯工程

注意:默認的Kernel頻率只允許改小,不允許改大.

985d3d70-f8d4-11ec-ba43-dac502259ad0.png

在log看到執(zhí)行的命令是:

v++ --target hw --compile --kernel_frequency 200 …

5. Compile Kernel 完成后可以在Compile Summary中看到“--kernel_frequency 200" 已經(jīng)設置成功.

98aeed1e-f8d4-11ec-ba43-dac502259ad0.png

在Kernel Estimate報告中,可以看到,Target Clock已經(jīng)按要求設置成200Mhz. 說明 Vitis_HLS是按照200Mhz的要求來綜合Kernel的代碼的.

98d070f6-f8d4-11ec-ba43-dac502259ad0.png

在Link Summary中可以看到,在把Kernel合入平臺后的Implementation中,目標時鐘還是平臺默認的300Mhz,而不是在Compile 階段設置的200Mhz.

9902a328-f8d4-11ec-ba43-dac502259ad0.png

同時我們也可以翻看Implemented Design的時序報告(Timing Summary)查看Kernel實際的時鐘要求:

clk_out1_pfm_top_clkwiz_kernel_0_1 {0.000 1.667} 3.333 300.000

6. 在Link階段加上“--kernel_frequency 100" 選項

992e8114-f8d4-11ec-ba43-dac502259ad0.png

在log看到執(zhí)行的命令是:

v++ --target hw --link -R2 --kernel_frequency 100 …

7. 完成Hardware Build之后,查看Summary,可以看到這時100Mhz Kernel 頻率的設置在整個Vitis Platform Link生效, 覆蓋默認的300Mhz

994d0cba-f8d4-11ec-ba43-dac502259ad0.png

和之前一樣翻看Implemented Design的時序報告(Timing Summary)查看Kernel實際的時鐘要求,kernel的目標頻率已經(jīng)被正確修改了.

clk_out1_pfm_top_clkwiz_kernel_0_1 {0.000 5.000} 10.000 100.000

總結:

選項“--kernel_frequency" 加在Compile階段,影響的是對Kernel做高級綜合的Vitis_HLS的目標頻率,不影響Kernel合入平臺后的Implementation的目標頻率;

選項“--kernel_frequency" 加在Link階段, 不會影響對Kernel做高級綜合的Vitis_HLS的默認目標時鐘頻率,但是可以設置Kernel合入平臺后的Implementation的目標頻率

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Kernel
    +關注

    關注

    0

    文章

    49

    瀏覽量

    11962
  • Vitis
    +關注

    關注

    0

    文章

    152

    瀏覽量

    8226

原文標題:開發(fā)者分享 | 如何在Vitis中設定Kernel 的頻率

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    何在應用程序調試期間分析棧和堆使用情況

    ,并在 Unified IDE 仍可使用。本文涵蓋了如何在 Vitis 中使用分析工具在應用程序調試期間對棧和堆進行監(jiān)控。
    的頭像 發(fā)表于 10-24 16:54 ?402次閱讀
    如<b class='flag-5'>何在</b>應用程序調試期間分析棧和堆使用情況

    何在 buildroot 的 rootfs 顯示當前目錄?

    何在 buildroot 的 rootfs 顯示當前目錄?
    發(fā)表于 09-03 07:02

    何在AMD Vitis Unified 2024.2連接到QEMU

    在本篇文章我們將學習如何在 AMD Vitis Unified 2024.2 連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設置和使用 QEMU + 協(xié)同仿真,請參閱開發(fā)者分享|在 AMD Versal 自適應 S
    的頭像 發(fā)表于 08-06 17:24 ?1322次閱讀
    如<b class='flag-5'>何在</b>AMD <b class='flag-5'>Vitis</b> Unified 2024.2<b class='flag-5'>中</b>連接到QEMU

    何在Unified IDE創(chuàng)建視覺庫HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 ,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?978次閱讀
    如<b class='flag-5'>何在</b>Unified IDE<b class='flag-5'>中</b>創(chuàng)建視覺庫HLS組件

    全新AMD Vitis統(tǒng)一軟件平臺2025.1版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應用提供了改進后的設計環(huán)境。
    的頭像 發(fā)表于 06-24 11:44 ?1118次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的
    的頭像 發(fā)表于 06-20 10:06 ?1699次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此 HLS IP,并使用嵌入式 Vitis
    的頭像 發(fā)表于 06-13 09:50 ?1097次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP

    何在Simulink啟用ADC校準?

    何在 Simulink 啟用 ADC 校準? V4.2.0 產(chǎn)品發(fā)布報告指出,它在塊可用。但我在 ADC 配置塊找不到任何選項。
    發(fā)表于 03-31 07:50

    DLP660TE在生成4k畫面時,抖動頻率是否可以自行設定

    我想咨詢一下DLP660TE在生成4k畫面時,抖動頻率是否可以自行設定,抖動的兩幅圖是否可以客戶指定?
    發(fā)表于 02-17 07:20

    CPU怎么降頻 bios如何把cpu調低頻率

    CPU降頻是一種有效的節(jié)能措施,同時也有助于降低設備的溫度和功耗,提高系統(tǒng)的穩(wěn)定性和使用壽命。以下將詳細介紹如何在操作系統(tǒng)、BIOS設置里以及使用第三方軟件來實現(xiàn)CPU降頻。 一、在操作系統(tǒng)降低
    的頭像 發(fā)表于 02-01 15:02 ?2.8w次閱讀

    使用AMD Vitis進行嵌入式設計開發(fā)用戶指南

    由于篇幅有限,本文僅選取部分內容進行分享。 Vitis 簡介 AMD Vitis 工具套件包含多種設計技術,用于開發(fā)以 AMD 器件(例如,AMD Versal 自適應 SoC 器件、AMD
    的頭像 發(fā)表于 01-08 09:33 ?1992次閱讀
    使用AMD <b class='flag-5'>Vitis</b>進行嵌入式設計開發(fā)用戶指南

    全新AMD Vitis統(tǒng)一軟件平臺2024.2版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺 2024.2 版本已于近期推出。
    的頭像 發(fā)表于 12-11 15:06 ?1419次閱讀

    AMD Vitis Unified Software Platform 2024.2發(fā)布

    近日,全新 AMD Vitis Unified Software Platform 2024.2 版本推出。
    的頭像 發(fā)表于 11-27 15:47 ?1021次閱讀

    我想問下頻率信號如何在TDMS文件格式下保存???

    我想問下頻率信號如何在TDMS文件格式下保存???
    發(fā)表于 11-12 18:40

    何在反激式轉換器緩沖FET關斷電壓

    上一期,我們介紹了如何在正向轉換器導通時緩沖輸出整流器的電壓?,F(xiàn)在,我們看一下如何在反激式轉換器緩沖 FET 關斷電壓。
    的頭像 發(fā)表于 11-04 09:48 ?972次閱讀
    如<b class='flag-5'>何在</b>反激式轉換器<b class='flag-5'>中</b>緩沖FET關斷電壓