18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx平臺Aurora IP介紹(一)Aurora基礎(chǔ)知識

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-19 18:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、Aurora協(xié)議

Aurora 是一個用于在點對點串行鏈路間移動數(shù)據(jù)的可擴展輕量級鏈路層協(xié)議。這為物理層提供透明接口,讓專有協(xié)議或業(yè)界標(biāo)準(zhǔn)協(xié)議上層能方便地使用高速收發(fā)器。雖然使用的邏輯資源非常少,但 Aurora 能提供低延遲高帶寬和高度可配置的特性集。在 Xilinx FPGA 上使用是免費的,而且在 ASIC 上能以名義成本通過單獨的許可證協(xié)議得到支持。

主要特性:

1. 高帶寬,僅受限于收發(fā)器的數(shù)據(jù)速率

2. 支持大量鍵合線路,實現(xiàn)較高的總帶寬

3. 支持全雙工和單工通道

4. 無限幀尺寸/靈活組幀

5. 小型邏輯封裝,采用標(biāo)準(zhǔn)的 AXI-ST 接口。

6. 內(nèi)置流程控制和熱插拔支持

Aurora 廣泛用于需要背板、電路板間和芯片間連接的應(yīng)用。細(xì)分市場包括有線通信、存儲、服務(wù)器、測試測量、工業(yè)、消費和醫(yī)療等。此外,Aurora 也可用作嵌入式處理器應(yīng)用中的調(diào)試端口。

二、Xilinx平臺Aurora IP介紹

Xilinx提供了兩個Aurora核,分別是:Aurora 8B/10B 以及Aurora 64B/66B。

顧名思義,主要是8B/10B ,64B/66B的區(qū)別;8B/10B編碼可以平衡DC,有足夠的跳變來恢復(fù)時鐘,但是有20%的帶寬開銷。64B/66B編碼的前兩位表示同步頭,減小的開銷,但是卻不能保證0/1數(shù)量的平衡,因此需要進行加繞。

上面簡單介紹了8B/10B, 64B/66B;但是對于我們使用IP核來說,步驟其實是一樣的。這里以Aurora 8B/10B進行介紹。

三、Aurora IP組成結(jié)構(gòu)

3.1總覽

Xilinx平臺Aurora IP介紹(一)Aurora基礎(chǔ)知識

看圖說話,我們簡單分析一下:

兩個Aurora核,建立一個Channel,這兩個核就稱為Aurora Channel Partners。但是,這個Channel又可以是多條lane,每條lane對應(yīng)一個高速收發(fā)器GT。8B/10B編碼后的數(shù)據(jù)就是通過GT傳輸。所以,我們可以認(rèn)識到,高速接口物理層都是基于GT。關(guān)于GT,可以參考:https://blog.csdn.net/m0_52840978/article/details/121455025?spm=1001.201... FPGA平臺GTX簡易使用教程(匯總篇)

那么,數(shù)據(jù)發(fā)送的過程呢?首先,用戶數(shù)據(jù)經(jīng)過用戶接口傳給Aurora核,Aurora核通過Aurora Channel(可能多條lane)將編碼后的串行數(shù)據(jù)發(fā)送到另一端的Aurora核進行接收,解碼,串并轉(zhuǎn)換,最后將用戶數(shù)據(jù)給到用戶應(yīng)用。

3.2框圖

我們繼續(xù)來看Aurora 8B/10B的框圖:

Xilinx平臺Aurora IP介紹(一)Aurora基礎(chǔ)知識

Aurora 8B/10B核的主要功能模塊包括:

1. Lane Logic: 每條lane都包含一個GT,Lane邏輯模塊實體驅(qū)動每個GT,并初始化每個GT收發(fā)器,處理編解碼及錯誤檢測等。

2. Global Logic: 全局邏輯模塊執(zhí)行通道初始化的綁定和驗證階段。 在運行過程中,模塊生成Aurora協(xié)議所需的隨機空閑字符,并監(jiān)控所有l(wèi)ane邏輯模塊的錯誤。

3. RX User Interface: 接收端用戶接口使用AXI4-S接口將數(shù)據(jù)從channel傳到用戶應(yīng)用并可進行接收流控功能。

4. TX User Interface: 發(fā)送端用戶接口使用AXI4-S接口將數(shù)據(jù)從用戶應(yīng)用傳到channel并進行發(fā)送流控功能。標(biāo)準(zhǔn)時鐘補償模塊嵌入在核中。這個模塊控制時鐘補償(CC)字符的周期性傳輸。

3.3頂層結(jié)構(gòu)

Aurora 8B/10B核的頂層文件實例化了lane logic模塊TX和RX 的AXI4-Stream模塊、全局邏輯模塊和收發(fā)器的封裝模塊在Example Design中也實例化了時鐘和復(fù)位電路、幀生成模塊和檢查模塊。

下圖是一個全雙工配置的Aurora 8B/10B:

Xilinx平臺Aurora IP介紹(一)Aurora基礎(chǔ)知識

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3753

    瀏覽量

    110042
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    129238
  • 測量
    +關(guān)注

    關(guān)注

    10

    文章

    5433

    瀏覽量

    115544
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    思嵐科技推出新代全集成AI空間感知系統(tǒng)Aurora S

    我們非常榮幸地通知大家:思嵐新代全集成AI空間感知系統(tǒng)——Aurora S正式發(fā)布!
    的頭像 發(fā)表于 10-14 15:39 ?465次閱讀

    Aurora接口的核心特點和應(yīng)用場景

    AuroraXilinx(賽靈思)推出的種高速串行接口協(xié)議,主要用于 FPGA 之間或 FPGA 與其他高速設(shè)備(如處理器、ADC/DAC、光模塊等)的高帶寬、低延遲數(shù)據(jù)傳輸。它
    的頭像 發(fā)表于 08-30 14:14 ?2113次閱讀

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的個 LogiCORE IP 核,用于在 FPGA 中實現(xiàn)高效的移位
    的頭像 發(fā)表于 05-14 09:36 ?694次閱讀

    1-半導(dǎo)體基礎(chǔ)知識(童詩白、華成英主編)

    介紹了半導(dǎo)體基礎(chǔ)知識,二極管,三極管。
    發(fā)表于 03-28 16:12

    效果器的基礎(chǔ)知識

    電子發(fā)燒友網(wǎng)站提供《效果器的基礎(chǔ)知識.doc》資料免費下載
    發(fā)表于 03-26 14:30 ?6次下載

    PCB繪制基礎(chǔ)知識

    電子發(fā)燒友網(wǎng)站提供《PCB繪制基礎(chǔ)知識.pdf》資料免費下載
    發(fā)表于 01-21 15:20 ?6次下載
    PCB繪制<b class='flag-5'>基礎(chǔ)知識</b>

    豐田、Aurora及大陸集團攜手NVIDIA,共推高度自動駕駛車型

    ,豐田將基于NVIDIA DRIVE AGX Orin?平臺構(gòu)建其下代自動駕駛車型。同時,豐田還將采用經(jīng)過安全認(rèn)證的NVIDIA DriveOS操作系統(tǒng),以確保這些車型的高級輔助駕駛功能具備功能安全保障。 Aurora作為自動
    的頭像 發(fā)表于 01-13 10:54 ?849次閱讀

    豐田、Aurora和大陸集團加入NVIDIA合作伙伴行列

    NVIDIA 宣布,豐田、Aurora 和大陸集團已加入全球移動出行領(lǐng)導(dǎo)者行列,利用 NVIDIA 加速計算和 AI 開發(fā)構(gòu)建乘用與商用車型。
    的頭像 發(fā)表于 01-08 10:50 ?779次閱讀

    EMC基礎(chǔ)知識-華為

    EMC基礎(chǔ)知識-華為
    發(fā)表于 01-06 14:09 ?4次下載

    萬字長文,看懂激光基礎(chǔ)知識!

    深入介紹激光基礎(chǔ)知識,幫助您輕松理解激光領(lǐng)域的關(guān)鍵概念和原理。
    的頭像 發(fā)表于 12-20 09:49 ?1621次閱讀
    萬字長文,看懂激光<b class='flag-5'>基礎(chǔ)知識</b>!

    華為-射頻基礎(chǔ)知識培訓(xùn)

    課程目標(biāo)z 熟悉和掌握射頻基本概念和知識z 了解無線射頻系統(tǒng)結(jié)構(gòu)z 了解天饋系統(tǒng)的概念和知課程內(nèi)容第章 無線通信的基本概念第二章 射頻常用計算單位簡介第三章 射頻常用概念辨析第四章 射頻系統(tǒng)介紹第五章 天線傳播
    發(fā)表于 12-10 13:39 ?1次下載

    思嵐科技SLAMTEC Aurora在智能割草機器人中的應(yīng)用

    大家好!上期剛做完機器狗的測評,這期我們帶著SLAMTEC Aurora和割草機器人來啦。
    的頭像 發(fā)表于 11-27 14:43 ?1674次閱讀

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測試(zmj)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測試(zmj) 在前篇文章“【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+03
    發(fā)表于 11-14 21:29

    FPGA基礎(chǔ)知識及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?2252次閱讀
    FPGA<b class='flag-5'>基礎(chǔ)知識</b>及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    品質(zhì)管理基礎(chǔ)知識

    品質(zhì)管理基礎(chǔ)知識
    的頭像 發(fā)表于 11-01 11:08 ?836次閱讀
    品質(zhì)管理<b class='flag-5'>基礎(chǔ)知識</b>