18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出首個(gè)基于機(jī)器學(xué)習(xí)優(yōu)化算法 FPGA EDA 工具套件

YCqV_FPGA_EETre ? 來源:TechWeb ? 作者:新喀鴉 ? 2021-06-24 11:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思公司昨日宣布推出 Vivado ML 版,這是業(yè)內(nèi)首個(gè)基于機(jī)器學(xué)習(xí)( ML )優(yōu)化算法以及先進(jìn)的面向團(tuán)隊(duì)協(xié)作的設(shè)計(jì)流程打造的 FPGA EDA 工具套件,可以顯著節(jié)省設(shè)計(jì)時(shí)間與成本。與目前的 Vivado HLx 版本相比,Vivado ML 版將復(fù)雜設(shè)計(jì)的編譯時(shí)間縮短了 5 倍,同時(shí)還提供了突破性的平均達(dá) 10% 的結(jié)果質(zhì)量( QoR )提升。

賽靈思軟件與 AI 解決方案營(yíng)銷總監(jiān) Nick Ni 表示:“當(dāng)今的 EDA 設(shè)計(jì)人員面臨設(shè)計(jì)復(fù)雜性日益提升的挑戰(zhàn),而機(jī)器學(xué)習(xí)是加快設(shè)計(jì)流程與提升 QoR 的下一個(gè)大飛躍。Vivado ML 將幫助開發(fā)者縮短設(shè)計(jì)周期,并從設(shè)計(jì)創(chuàng)建到收斂交付全新生產(chǎn)力水平。”

基于機(jī)器學(xué)習(xí)的優(yōu)化

Vivado ML 版支持基于機(jī)器學(xué)習(xí)的算法以加速設(shè)計(jì)收斂。該技術(shù)具備基于機(jī)器學(xué)習(xí)的邏輯優(yōu)化、延遲估算和智能設(shè)計(jì)運(yùn)行,能夠自動(dòng)執(zhí)行策略以減少時(shí)序收斂迭代。

國(guó)家儀器公司( National Instruments )首席硬件工程師 Robert Atkinson 表示:“全新 Vivado ML 版的智能設(shè)計(jì)運(yùn)行功能是一個(gè)顛覆了傳統(tǒng)。它通過一鍵式方法積極改善時(shí)序結(jié)果,所生成的 QoR 建議能帶來最大效果,還能借助減少用戶分析提供專家級(jí)質(zhì)量結(jié)果,特別是對(duì)于難以收斂的設(shè)計(jì)而言?!?/p>

更快的編譯時(shí)間與面向團(tuán)隊(duì)協(xié)作的生產(chǎn)力

賽靈思還引入了 Abstract Shell (抽象外殼)概念,它允許用戶在系統(tǒng)內(nèi)定義多個(gè)模塊,以增量和并行方式進(jìn)行編譯。與傳統(tǒng)的全系統(tǒng)編譯相比,這種方法能將平均編譯時(shí)間加快 5 倍,最多甚至加快 17 倍。抽象外殼還可以將設(shè)計(jì)細(xì)節(jié)隱藏在模塊之外,從而有助于保護(hù)客戶的 IP,這一點(diǎn)對(duì)FaaS ( FPGA-as-a-Service )和增值系統(tǒng)集成商至關(guān)重要。

此外,Vivado ML 還改善了與 Vivado IP Integrator 之間協(xié)作設(shè)計(jì),使得模塊化設(shè)計(jì)可以利用全新“模塊設(shè)計(jì)容器( Block Design Container,BDC )”功能實(shí)現(xiàn)。這一功能促進(jìn)了面向團(tuán)隊(duì)協(xié)作的設(shè)計(jì)方法,并允許以分治( divide-and-conquer )策略處理多站點(diǎn)共同合作的大型設(shè)計(jì)。

賽靈思動(dòng)態(tài)功能交換( DFX )等獨(dú)特的自適應(yīng)特性,可在運(yùn)行時(shí)動(dòng)態(tài)遠(yuǎn)程加載定制硬件加速器,以更加有效地利用芯片資源。DFX 具備在幾毫秒內(nèi)加載設(shè)計(jì)模塊的能力,由此開辟了諸多全新用例,例如,車輛在處理幀數(shù)據(jù)的同時(shí)可切換不同視覺算法,或基因組分析在進(jìn)行 DNA 測(cè)序過程中可實(shí)時(shí)切換不同算法。

Vivado ML 版現(xiàn)已提供免費(fèi)標(biāo)準(zhǔn)版和企業(yè)版

廠商建議零售價(jià)為 2,995 美元起

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3008

    瀏覽量

    180955
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8532

    瀏覽量

    136018
  • DFx
    DFx
    +關(guān)注

    關(guān)注

    0

    文章

    36

    瀏覽量

    11026

原文標(biāo)題:Vivado ML 助力設(shè)計(jì)流程再提速

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    2025 EDA精英挑戰(zhàn)紫光同創(chuàng)題發(fā)布

    中國(guó)研究生創(chuàng)“ 芯 ” 大賽·EDA精英挑戰(zhàn)(以下簡(jiǎn)稱EDA精英挑戰(zhàn))是由教育部學(xué)位管理與研究生教育司指導(dǎo),中國(guó)學(xué)位與研究生教育學(xué)會(huì)、中國(guó)科協(xié)青少年科技中心主辦的“ 中國(guó)研究生創(chuàng)‘
    的頭像 發(fā)表于 08-25 09:40 ?881次閱讀
    2025 <b class='flag-5'>EDA</b>精英挑戰(zhàn)<b class='flag-5'>賽</b>紫光同創(chuàng)<b class='flag-5'>賽</b>題發(fā)布

    特威第二屆機(jī)器視覺大會(huì)即將舉辦

    去年盛夏,首屆易特威機(jī)器視覺技術(shù)大會(huì)點(diǎn)燃了行業(yè)創(chuàng)新的火花。易驚艷亮相的 TJ375
    的頭像 發(fā)表于 08-13 09:53 ?518次閱讀

    創(chuàng)“芯”舞臺(tái)!爾芯邀您挑戰(zhàn)2025 EDA精英

    號(hào)角吹響,征程再啟!備受矚目的“2025中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)”現(xiàn)已正式拉開帷幕。作為多年深耕此領(lǐng)域的核心出題企業(yè),爾芯榮幸發(fā)布本屆題——《支持重新組網(wǎng)的多
    的頭像 發(fā)表于 08-12 17:16 ?1544次閱讀
    創(chuàng)“芯”舞臺(tái)!<b class='flag-5'>思</b>爾芯邀您挑戰(zhàn)2025 <b class='flag-5'>EDA</b>精英<b class='flag-5'>賽</b>

    FPGA機(jī)器學(xué)習(xí)中的具體應(yīng)用

    ,越來越多地被應(yīng)用于機(jī)器學(xué)習(xí)任務(wù)中。本文將探討 FPGA機(jī)器學(xué)習(xí)中的應(yīng)用,特別是在加速神經(jīng)網(wǎng)絡(luò)推理、
    的頭像 發(fā)表于 07-16 15:34 ?2372次閱讀

    EDA是什么,有哪些方面

    應(yīng)用領(lǐng)域 集成電路設(shè)計(jì):EDA是芯片設(shè)計(jì)的核心工具,支持從數(shù)字/模擬電路設(shè)計(jì)到SoC(系統(tǒng)級(jí)芯片)集成,涵蓋邏輯綜合、物理布局、時(shí)鐘樹生成等。 FPGA與可編程邏輯設(shè)計(jì):用于邏輯綜合、時(shí)序優(yōu)化
    發(fā)表于 06-23 07:59

    各大廠商與新興企業(yè)推出EDA Copilot 工具

    當(dāng)前EDA(電子設(shè)計(jì)自動(dòng)化)領(lǐng)域正經(jīng)歷AI驅(qū)動(dòng)的智能化轉(zhuǎn)型,各大廠商與新興企業(yè)推出EDA Copilot工具通過自然語言交互、自動(dòng)化設(shè)計(jì)優(yōu)化
    的頭像 發(fā)表于 06-06 09:34 ?1474次閱讀

    產(chǎn)學(xué)研融合!爾芯數(shù)字EDA工具走進(jìn)北航課堂

    EDA工具的創(chuàng)新成果。通過深入淺出的講解與沉浸式學(xué)習(xí)中,同學(xué)們深入理解了爾芯數(shù)字EDA工具在芯
    的頭像 發(fā)表于 05-26 09:45 ?1350次閱讀
    產(chǎn)學(xué)研融合!<b class='flag-5'>思</b>爾芯數(shù)字<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>走進(jìn)北航課堂

    EDA2俠客島難題挑戰(zhàn)·2025已正式開啟

    ,打通EDA工具難題挑戰(zhàn)、課題精研/學(xué)習(xí)、實(shí)驗(yàn)平臺(tái)、領(lǐng)域交流論壇等多生態(tài)場(chǎng)景,與企業(yè)、高校等聯(lián)手共享廣闊資源。 2025題一覽
    發(fā)表于 03-05 21:30

    國(guó)產(chǎn)EDA?接入DeepSeek

    國(guó)產(chǎn)EDA軟件億(eLinx)軟件接入DeepSeek,為EDA行業(yè)注入變革性力量,開啟FPGA應(yīng)用開發(fā)的嶄新篇章。通過集成DeepSe
    的頭像 發(fā)表于 02-21 17:26 ?1234次閱讀
    國(guó)產(chǎn)<b class='flag-5'>EDA</b>億<b class='flag-5'>靈</b><b class='flag-5'>思</b>?接入DeepSeek

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測(cè)了電流和電壓都正常,頻率也都正常,頻率不是F
    發(fā)表于 12-30 16:28

    EDA精英挑戰(zhàn)果公布!爾芯“戰(zhàn)隊(duì)”薪火相承斬獲“麒麟杯”

    2024中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)12月7-8日,2024中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)(原“集成電路EDA設(shè)計(jì)精英挑戰(zhàn)
    的頭像 發(fā)表于 12-11 01:03 ?1267次閱讀
    <b class='flag-5'>EDA</b>精英挑戰(zhàn)<b class='flag-5'>賽</b><b class='flag-5'>賽</b>果公布!<b class='flag-5'>思</b>爾芯“戰(zhàn)隊(duì)”薪火相承斬獲“麒麟杯”

    智多晶EDA工具HqFpga軟件實(shí)用小功能

    智多晶EDA工具HqFpga軟件實(shí)用小功能增加啦,支持生成可調(diào)用網(wǎng)表的功能和ballmap功能。下面來給大家講解一下如何通過HqFpga軟件生成可調(diào)用的網(wǎng)表文件以及ballmap功能的
    的頭像 發(fā)表于 12-05 10:23 ?1677次閱讀
    智多晶<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>Hq<b class='flag-5'>Fpga</b>軟件實(shí)用小功能

    FPGA產(chǎn)品的主要特點(diǎn)

    近年來,全球半導(dǎo)體供應(yīng)鏈屢受挑戰(zhàn),芯片短缺問題一度對(duì)行業(yè)產(chǎn)生深遠(yuǎn)影響。易通過優(yōu)化供應(yīng)鏈管理、強(qiáng)化產(chǎn)能規(guī)劃,確??蛻舻?b class='flag-5'>FPGA需求得到及時(shí)滿足。面向工業(yè)控制、
    的頭像 發(fā)表于 12-04 14:20 ?2014次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b>產(chǎn)品的主要特點(diǎn)

    NPU與機(jī)器學(xué)習(xí)算法的關(guān)系

    在人工智能領(lǐng)域,機(jī)器學(xué)習(xí)算法是實(shí)現(xiàn)智能系統(tǒng)的核心。隨著數(shù)據(jù)量的激增和算法復(fù)雜度的提升,對(duì)計(jì)算資源的需求也在不斷增長(zhǎng)。NPU作為一種專門為深度學(xué)習(xí)
    的頭像 發(fā)表于 11-15 09:19 ?1716次閱讀

    eda機(jī)器學(xué)習(xí)中的應(yīng)用

    機(jī)器學(xué)習(xí)項(xiàng)目中,數(shù)據(jù)預(yù)處理和理解是成功構(gòu)建模型的關(guān)鍵。探索性數(shù)據(jù)分析(EDA)是這一過程中不可或缺的一部分。 1. 數(shù)據(jù)清洗 數(shù)據(jù)清洗 是機(jī)器學(xué)習(xí)
    的頭像 發(fā)表于 11-13 10:42 ?1215次閱讀