18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

剖析具有挑戰(zhàn)性的設(shè)計(jì)時(shí)鐘方案

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-06-17 16:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)鐘設(shè)計(jì)方案在復(fù)雜的FPGA設(shè)計(jì)中,設(shè)計(jì)時(shí)鐘方案是一項(xiàng)具有挑戰(zhàn)性的任務(wù)。設(shè)計(jì)者需要很好地掌握目標(biāo)器件所能提供的時(shí)鐘資源及它們的限制,需要了解不同設(shè)計(jì)技術(shù)之間的權(quán)衡,并且需要很好地掌握一系列設(shè)計(jì)實(shí)踐知識。

不正確的設(shè)計(jì)或次優(yōu)的時(shí)鐘方案可能會導(dǎo)致在最好情況下較差的設(shè)計(jì)性能,或者在最壞情況下的隨機(jī)和難以查找的錯(cuò)誤。FPGA時(shí)鐘資源指目標(biāo)FPGA中大量與時(shí)鐘有關(guān)的不同資源,如時(shí)鐘類型(局部的和全局的)、頻率限制和不同時(shí)鐘管理器的抖動特性,以及能用于單個(gè)時(shí)鐘域的時(shí)鐘最大數(shù)量。本文介紹了時(shí)鐘設(shè)計(jì)方案中的每個(gè)部分,并推薦了一些設(shè)計(jì)方法。

內(nèi)部產(chǎn)生的時(shí)鐘是組合邏輯或寄存器的輸出,如圖1所示。

fcdcedaa-ca99-11eb-9e57-12bb97331649.png

組合邏輯產(chǎn)生的時(shí)鐘可能有毛刺,會被錯(cuò)誤地當(dāng)成有效時(shí)鐘邊沿,在設(shè)計(jì)中會導(dǎo)致功能錯(cuò)誤。因此,不要使用組合邏輯的輸出作為時(shí)鐘。內(nèi)部產(chǎn)生的時(shí)鐘使用通用布線資源。因此,與專用時(shí)鐘布線相比延遲較長。其后果是時(shí)鐘偏移增加,滿足時(shí)序的過程更加困難。如果大量的邏輯使用了該內(nèi)部時(shí)鐘,這個(gè)問題尤為突出。公眾號:OpenFPGA作為一般規(guī)則,盡量避免使用內(nèi)部產(chǎn)生的時(shí)鐘,盡可能使用專用時(shí)鐘資源。

除了一些特殊電路[如雙倍數(shù)據(jù)速率(DDR)的數(shù)據(jù)捕獲]之外,寄存數(shù)據(jù)通??偸鞘褂脮r(shí)鐘的上升沿或下降沿。使用兩個(gè)邊沿帶來的問題是由于時(shí)鐘占空比可能并不總是50%,這會對電路的正常工作產(chǎn)生影響。

建議在頻率高的情況下使用差分時(shí)鐘。通常認(rèn)為頻率高于100MHz以上屬于高頻。差分時(shí)鐘相比單端時(shí)鐘的主要優(yōu)勢是共模噪聲抑制,因此抗噪聲性能更好。具有PECL、LVPECL和LVDS信號電平的差分時(shí)鐘是高速邏輯下時(shí)鐘的首選。Xilinx FPGA提供了一些用于差分時(shí)鐘的專用原語:IBUFDS、IBUFGDS、IBUFGDS_DIFF、OBUFDS、0BUFTDS等(見圖2)。

fd100be0-ca99-11eb-9e57-12bb97331649.png

時(shí)鐘門控是設(shè)計(jì)中通過使用控制信號,禁止或允許時(shí)鐘輸入到寄存器和其他同步元件上的一種方法。它能有效降低功耗,因此被廣泛應(yīng)用于ASIC設(shè)計(jì)中。然而,在FPGA設(shè)計(jì)中應(yīng)盡量避免使用門控時(shí)鐘。

不建議將時(shí)鐘信號作為通用邏輯的控制、復(fù)位或數(shù)據(jù)輸入。下面是這類電路的例子。

module clock_schemes(input clk1,clk2,clk3,clk4,clk5,input data_in,output reg data_out1,data_out2,data_out3,data_out4,data_out5,data_out6);wire data_from_clock, reset_from_clock, control_from_clock;/ / 時(shí)鐘被用做數(shù)據(jù)輸入assign data_from_clock = clk1;always @(posedge clkl) data out1 《= ~data out1;

always @(posedge clk2) data out2 《= ~data out2 & data_from_clock;

/ / 時(shí)鐘被用做復(fù)位輸入assign reset_from_clock = clk3;always @(posedge clk3) data out3 《= ~data out2;always @(posedge clk4, posedge reset_from_clock) if (reset_from_clock) data_out4 《= 0; else data out4 《= data in;/ / 時(shí)鐘被用做控制assign control_from_clock = clk5;always @(posedge clk5) data out5 《= ~data out5;always @(*) data_out6 = control_from_clock ? data_in : data_out6;endmodule // clock schemes

許多與FPGA接口的外設(shè)都使用與數(shù)據(jù)一樣的源同步時(shí)鐘。如果接口在高速下工作,可能需要對時(shí)鐘邊沿進(jìn)行校準(zhǔn),以便在數(shù)據(jù)窗口的中間捕獲數(shù)據(jù)。為實(shí)現(xiàn)動態(tài)校準(zhǔn)Xilinx MMCM原語提供了動態(tài)重新配置端口DRP),允許時(shí)鐘的可編程相位偏移。圖3說明了來自MMCM的時(shí)鐘被移位后,使時(shí)鐘的上升沿在窗口的中間位置采樣數(shù)據(jù)。

fd1e4714-ca99-11eb-9e57-12bb97331649.png

當(dāng)同一個(gè)邏輯有來自不同時(shí)鐘源的時(shí)鐘時(shí),需要在設(shè)計(jì)中對這些時(shí)鐘源進(jìn)行時(shí)鐘復(fù)用(見圖4)。一個(gè)例子是使用2.5MHz、25MHz或125MHz時(shí)鐘的以太網(wǎng)MAC,選取哪種時(shí)鐘取決于10Mbps、100Mbps或1Gbps的協(xié)商速度(negotiated speed)。另一個(gè)例子是電源內(nèi)置自測(BIST)電路,在正常工作期間,使用了來自同一個(gè)時(shí)鐘源的不同時(shí)鐘信號。公眾號:OpenFPGA

建議使用專用的時(shí)鐘資源實(shí)現(xiàn)時(shí)鐘復(fù)用,確保輸人和輸出時(shí)鐘使用專用時(shí)鐘線,而不是通用邏輯。參與復(fù)用的時(shí)鐘頻率可能彼此并不相關(guān)。使用組合邏輯實(shí)現(xiàn)的多路復(fù)用器在切換時(shí)會在時(shí)鐘線上產(chǎn)生毛刺,從而危害整個(gè)系統(tǒng)。這些毛刺會被一些寄存器當(dāng)成有效時(shí)鐘邊沿,而被另一些寄存器忽略。

Xilinx提供了能在兩個(gè)全局時(shí)鐘源之間進(jìn)行復(fù)用的BUFGMUX原語。它還確保了當(dāng)輸人時(shí)鐘切換后不會產(chǎn)生毛刺。時(shí)鐘復(fù)用需要對復(fù)用器中所有從輸入到輸出的時(shí)鐘路徑進(jìn)行細(xì)致的時(shí)序約束

fd4dc174-ca99-11eb-9e57-12bb97331649.png

檢測時(shí)鐘缺失 (absence)的一種方法,是使用其他更高速的時(shí)鐘對其進(jìn)行過采樣,缺點(diǎn)是時(shí)鐘可能沒有可用的高速時(shí)鐘。還有一種方法是使用 Xilinx MMCM 原語的 locked 輸出,如圖 5 所示。

fd62738a-ca99-11eb-9e57-12bb97331649.png

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22218

    瀏覽量

    628068
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5503

    瀏覽量

    128342
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7298

    瀏覽量

    93602
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    129231

原文標(biāo)題:FPGA時(shí)鐘設(shè)計(jì)方案

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    納祥科技客戶案例 | 集計(jì)時(shí)、照明、裝飾于一體的電子沙漏計(jì)時(shí)方案

    電子設(shè)備的實(shí)用統(tǒng)一。方案概述本方案計(jì)時(shí)、照明、裝飾于一體,融合重力感應(yīng),采用三軸加速度計(jì)自動識別翻轉(zhuǎn)動作,觸發(fā)沙漏計(jì)時(shí);通過8×8LED
    的頭像 發(fā)表于 06-13 16:32 ?518次閱讀
    納祥科技客戶案例 | 集<b class='flag-5'>計(jì)時(shí)</b>、照明、裝飾于一體的電子沙漏<b class='flag-5'>計(jì)時(shí)</b>器<b class='flag-5'>方案</b>

    TSN時(shí)鐘同步精度技術(shù)解析:TSN網(wǎng)絡(luò)的基石與保障

    ,精確同步已成為剛性需求。本文圍繞時(shí)鐘同步精度測試展開,涵蓋測試方法、信而泰測試方案等關(guān)鍵內(nèi)容,旨在深入剖析時(shí)鐘同步精度測試的全貌,為相關(guān)技術(shù)研究與應(yīng)用提供有力參考。 二、
    的頭像 發(fā)表于 04-25 09:56 ?698次閱讀
    TSN<b class='flag-5'>時(shí)鐘</b>同步精度技術(shù)解析:TSN網(wǎng)絡(luò)的基石與保障

    天合光能全新極端氣候解決方案剖析

    相關(guān)測試和產(chǎn)品設(shè)計(jì)減少風(fēng)險(xiǎn)。天合光能深度剖析了全新推出的極端氣候解決方案,以極御組件和智能跟蹤雙核驅(qū)動,高效防護(hù)頻發(fā)的極端天氣。
    的頭像 發(fā)表于 04-09 17:03 ?697次閱讀

    EMC電磁兼容摸底檢測測試整改:技術(shù)挑戰(zhàn)與解決方案

    南柯電子|EMC電磁兼容摸底檢測測試整改:技術(shù)挑戰(zhàn)與解決方案
    的頭像 發(fā)表于 04-07 14:44 ?688次閱讀
    EMC電磁兼容<b class='flag-5'>性</b>摸底檢測測試整改:技術(shù)<b class='flag-5'>挑戰(zhàn)</b>與解決<b class='flag-5'>方案</b>

    全面剖析倒裝芯片封裝技術(shù)的內(nèi)在機(jī)制、特性優(yōu)勢、面臨的挑戰(zhàn)及未來走向

    半導(dǎo)體技術(shù)的日新月異,正引領(lǐng)著集成電路封裝工藝的不斷革新與進(jìn)步。其中,倒裝芯片(Flip Chip)封裝技術(shù)作為一種前沿的封裝工藝,正逐漸占據(jù)半導(dǎo)體行業(yè)的核心地位。本文旨在全面剖析倒裝芯片封裝技術(shù)的內(nèi)在機(jī)制、特性、優(yōu)勢、面臨的挑戰(zhàn)及其未來走向。
    的頭像 發(fā)表于 03-14 10:50 ?1280次閱讀

    【瑞薩RA2L1入門學(xué)習(xí)】03. RTC 時(shí)鐘日歷&amp;鬧鐘&amp;周期中斷

    【硬件資源】 RTC 時(shí)鐘模塊是一個(gè)時(shí)間外設(shè),主要用于日期時(shí)間的存儲和控制,有別于一般 MCU中的 Timer,RTC 時(shí)鐘有兩種計(jì)時(shí)模式,日期模式和計(jì)時(shí)模式,在日期模式下,RTC可以
    發(fā)表于 03-07 16:45

    分享醫(yī)院電子時(shí)鐘系統(tǒng)的設(shè)計(jì)原則

    。在項(xiàng)目實(shí)施中所采用的設(shè)備和技術(shù)屬主流產(chǎn)品,在相應(yīng)的應(yīng)用領(lǐng)域占有較大的市場,考慮到電子時(shí)鐘系統(tǒng)建成后將在很長一段時(shí)間內(nèi)使用,所以在選擇技術(shù)的時(shí)候具有一定的前瞻,同時(shí)也充分考慮到技術(shù)生命周期,保證技術(shù)
    發(fā)表于 02-24 22:12

    使用高側(cè)開關(guān)控制器解決驅(qū)動容負(fù)載挑戰(zhàn)的各種方法

    負(fù)載供電》,將討論使用高側(cè)開關(guān)控制器解決驅(qū)動容負(fù)載挑戰(zhàn)的各種方法。 ? 引言 車輛架構(gòu)從域向區(qū)域的轉(zhuǎn)變顯著改變了汽車的配電方式,基于半導(dǎo)體開關(guān)的解決方案(請參閱圖 1)正在取代傳統(tǒng)的熔斷型保險(xiǎn)絲用于線束保護(hù)。這些解決
    的頭像 發(fā)表于 02-22 13:46 ?1420次閱讀
    使用高側(cè)開關(guān)控制器解決驅(qū)動容<b class='flag-5'>性</b>負(fù)載<b class='flag-5'>挑戰(zhàn)</b>的各種方法

    電動輪椅采用磁吸彈簧針充電方案的優(yōu)勢分析

    電動輪椅在老年人的日常生活中是得力的生活幫手之一。電動輪椅是增加了電動馬達(dá)和導(dǎo)航控制的手段的輪椅。通常是一個(gè)小的操縱桿安裝在扶手上。 在充電方面,電動輪椅使用磁吸彈簧針充電方案具有創(chuàng)新挑戰(zhàn)
    的頭像 發(fā)表于 01-15 17:39 ?804次閱讀
    電動輪椅采用磁吸彈簧針充電<b class='flag-5'>方案</b>的優(yōu)勢分析

    基于FPGA的實(shí)時(shí)時(shí)鐘設(shè)計(jì)

    本次設(shè)計(jì)采用了美國DALLAS公司推出的一種高性能、低功耗、帶RAM的實(shí)時(shí)時(shí)鐘電路 DS1302,它可以對年、月、日、周、時(shí)、分、秒進(jìn)行計(jì)時(shí),具有閏年補(bǔ)償功能,工作電壓為2.5V~5.5V。采用三線
    的頭像 發(fā)表于 01-06 16:06 ?1614次閱讀
    基于FPGA的實(shí)時(shí)<b class='flag-5'>時(shí)鐘</b>設(shè)計(jì)

    浪潮信息剖析智能時(shí)代數(shù)據(jù)存儲領(lǐng)域面臨的挑戰(zhàn)與機(jī)遇

    在當(dāng)今數(shù)字化時(shí)代,算力與存力的協(xié)同增長已成為驅(qū)動各行各業(yè)發(fā)展的關(guān)鍵力量。特別是在人工智能(AI)這一前沿領(lǐng)域,隨著數(shù)據(jù)量的爆炸式增長,對存儲系統(tǒng)的需求日益復(fù)雜和多樣。近期,在首屆CCF中國存儲大會上,浪潮信息存儲首席架構(gòu)師孫斌深刻剖析了智能時(shí)代數(shù)據(jù)存儲領(lǐng)域面臨的挑戰(zhàn)與機(jī)遇
    的頭像 發(fā)表于 12-30 09:43 ?1063次閱讀

    氣密封裝挑戰(zhàn)與未來:科技守護(hù)者的進(jìn)化之路

    深入探討氣密芯片封裝技術(shù),從其定義、重要、材料選擇、工藝流程,到面臨的挑戰(zhàn)與未來發(fā)展趨勢,全面剖析這一技術(shù)的核心魅力。
    的頭像 發(fā)表于 12-23 11:30 ?1160次閱讀
    氣密<b class='flag-5'>性</b>封裝<b class='flag-5'>挑戰(zhàn)</b>與未來:科技守護(hù)者的進(jìn)化之路

    RTC時(shí)鐘偶發(fā)性延時(shí)或超時(shí)該怎么辦?

    嵌入式系統(tǒng)運(yùn)行時(shí),RTC時(shí)鐘受多種因素干擾致延時(shí)或超時(shí),影響系統(tǒng)時(shí)間同步與功能穩(wěn)定。本文將提出從硬件適配到軟件算法優(yōu)化的綜合方案,以解決此問題,保障RTC時(shí)鐘的精確
    的頭像 發(fā)表于 12-18 11:37 ?2464次閱讀
    RTC<b class='flag-5'>時(shí)鐘</b>偶發(fā)性延時(shí)或超時(shí)該怎么辦?

    從零到一:搭建屬于自己的海外IP代理池

    從零到一搭建屬于自己的海外IP代理池是一個(gè)復(fù)雜但具有挑戰(zhàn)性的任務(wù),它涉及多個(gè)步驟和考慮因素。
    的頭像 發(fā)表于 11-15 08:15 ?1634次閱讀

    2024年ICPC與華為挑戰(zhàn)賽冠軍杯圓滿落幕

    近日,2024年ICPC&華為挑戰(zhàn)賽冠軍杯在深圳圓滿落幕。該活動由華為和ICPC聯(lián)合舉辦,匯聚全球頂尖的編程人才,共同探討和解決具有挑戰(zhàn)性的工業(yè)界真實(shí)問題,并對未來技術(shù)發(fā)展趨勢及關(guān)鍵挑戰(zhàn)
    的頭像 發(fā)表于 10-27 16:00 ?1615次閱讀