18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx 7系列FPGA架構(gòu)的區(qū)域時(shí)鐘資源介紹

FPGA之家 ? 來源:FPGA技術(shù)實(shí)戰(zhàn) ? 作者:FPGA技術(shù)實(shí)戰(zhàn) ? 2021-03-22 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文我們介紹區(qū)域時(shí)鐘資源。區(qū)域時(shí)鐘網(wǎng)絡(luò)是獨(dú)立于全局時(shí)鐘的時(shí)鐘網(wǎng)絡(luò)。不像全局時(shí)鐘,一個(gè)區(qū)域時(shí)鐘信號(hào)(BUFR)的跨度被限制在一個(gè)時(shí)鐘區(qū)域,一個(gè)I/O時(shí)鐘信號(hào)驅(qū)動(dòng)一個(gè)單一的Bank。這些網(wǎng)絡(luò)對于源同步接口設(shè)計(jì)特別有用。7系列器件中的I/O Bank與時(shí)鐘區(qū)域的大小相同。為了理解區(qū)域時(shí)鐘是如何工作的,理解區(qū)域時(shí)鐘信號(hào)的信號(hào)路徑是很重要的。7系列設(shè)備中的區(qū)域時(shí)鐘資源和網(wǎng)絡(luò)由以下路徑和組件組成:

時(shí)鐘輸入I/O

I/O時(shí)鐘緩沖器:BUFIO

區(qū)域時(shí)鐘緩沖器:BUFR

區(qū)域時(shí)鐘網(wǎng)絡(luò)

多區(qū)域時(shí)鐘緩沖器:BUFMR/BUFMRCE

水平時(shí)鐘緩沖器:BUFH/BUFHCE

高性能時(shí)鐘

1.時(shí)鐘輸入I/O

每個(gè)時(shí)鐘區(qū)域在每個(gè)I/O Bank有四個(gè)專用時(shí)鐘I/O輸入管腳。當(dāng)用作時(shí)鐘輸入時(shí),可以驅(qū)動(dòng)BUFIO、BUFMR和BUFR。每個(gè)I/O列都支持區(qū)域時(shí)鐘緩沖區(qū)(BUFR)。每個(gè)器件中有兩個(gè)I/O列。當(dāng)時(shí)鐘管腳不用作時(shí)鐘輸入時(shí),可以作為普通I/O使用。

當(dāng)用作單端時(shí)鐘引腳時(shí),則如全局時(shí)鐘緩沖器中所述,必須使用引腳對的P側(cè),因?yàn)闀r(shí)鐘直接連接僅存在于該引腳上。

2.I/O時(shí)鐘緩沖器:BUFIO

BUFIO在I/O Bank中驅(qū)動(dòng)一個(gè)專用的時(shí)鐘網(wǎng)絡(luò),獨(dú)立于全局時(shí)鐘資源。因此,BUFIOs非常適合于源同步數(shù)據(jù)捕獲(發(fā)送/接收器時(shí)鐘分布)。BUFIO由位于同一組的具有時(shí)鐘功能的I/O、來自MMCM的HPC或相同和相鄰區(qū)域的BUFMR驅(qū)動(dòng)。在一個(gè)時(shí)鐘區(qū)域中,每個(gè)Bank有四個(gè)BUFIO。每個(gè)BUFIO可以驅(qū)動(dòng)同一區(qū)域/Bank中的單個(gè)I/O時(shí)鐘網(wǎng)絡(luò)。BUFIOs不能驅(qū)動(dòng)邏輯資源(CLB、塊RAM、DSP等),因?yàn)镮/O時(shí)鐘網(wǎng)絡(luò)只到達(dá)同一個(gè)Bank/時(shí)鐘區(qū)域中的I/O列。

2.1 BUFIO原句

BUFIO原句示意圖如圖1所示。輸入和輸出存在相位延遲。

圖1、BUFIO原句

2.2 BUFIO使用模式

BUFIO使用時(shí)鐘輸入I/O驅(qū)動(dòng)I/O邏輯,如圖2所示。這種實(shí)現(xiàn)在源同步應(yīng)用中經(jīng)常使用,在這些應(yīng)用中,前向時(shí)鐘用于捕獲傳入數(shù)據(jù)。

圖2、BUFIO驅(qū)動(dòng)I/O邏輯

圖2中,可以看到BUFIO只能驅(qū)動(dòng)I/O邏輯資源,不能驅(qū)動(dòng)FPGA邏輯資源。

3.區(qū)域時(shí)鐘緩沖器BUFR

BUFRs將時(shí)鐘信號(hào)驅(qū)動(dòng)到時(shí)鐘區(qū)域內(nèi)的專用時(shí)鐘網(wǎng)絡(luò),獨(dú)立于全局時(shí)鐘樹。每個(gè)BUFR可以驅(qū)動(dòng)它所在區(qū)域的四個(gè)區(qū)域時(shí)鐘網(wǎng)絡(luò)。與BUFIOs不同,BUFRs可以驅(qū)動(dòng)I/O邏輯和邏輯資源(CLB、塊RAM等)。BUFRs可以由具有時(shí)鐘功能的管腳、本地互連和MMCMs HPC(CLKOUT0到CLKOUT3)或相同和相鄰區(qū)域中的BUFMR驅(qū)動(dòng)。此外,BUFR能夠產(chǎn)生分頻時(shí)鐘輸出。分頻值是1到8之間的整數(shù)。BUFRs是理想的源同步應(yīng)用需要跨時(shí)鐘域或串并轉(zhuǎn)換。

每個(gè)I/O列都支持區(qū)域時(shí)鐘緩沖區(qū)。BUFRs還可以直接驅(qū)動(dòng)MMCM時(shí)鐘輸入和BUFG。

3.1 BUFR原句

BUFR原句如圖3所示。

圖3、BUFR原句示意圖BUFR是時(shí)鐘輸入或輸出緩沖器,且可以對輸入時(shí)鐘頻率分頻。7系列FPGA BUFRs可以直接驅(qū)動(dòng)MMCM時(shí)鐘輸入和BUFGs。

在圖3中可以,看到,BUFR原句附加使能信號(hào)CE和清零CLR信號(hào),該控制信號(hào)為異步控制信號(hào)。當(dāng)全局復(fù)位信號(hào)(GSR)為高時(shí),BUFR無論CE處于何邏輯,BUFR均處于復(fù)位,直到GSR復(fù)位信號(hào)為低電平。

3.2 BUFR使用模式

BUFR分頻功能通過其屬性進(jìn)行設(shè)置。

圖4、BUFR Verilog原句BUFRs是需要跨時(shí)鐘域或串并轉(zhuǎn)換的源同步應(yīng)用的理想選擇。與BUFIOs不同,BUFRs能夠?qū)Τ齀OB之外的FPGA中的邏輯資源進(jìn)行時(shí)鐘驅(qū)動(dòng)。圖5是BUFR設(shè)計(jì)示例。

圖5、BUFR設(shè)計(jì)示例

4.區(qū)域時(shí)鐘網(wǎng)絡(luò)

除全局時(shí)鐘樹和網(wǎng)絡(luò)外,7系列器件還包含區(qū)域時(shí)鐘樹和網(wǎng)絡(luò)。區(qū)域時(shí)鐘樹也設(shè)計(jì)用于低偏斜和低功耗操作。未使用分支斷開。當(dāng)使用所有邏輯資源時(shí),區(qū)域時(shí)鐘樹還管理加載/扇出。

區(qū)域時(shí)鐘網(wǎng)絡(luò)不會(huì)在整個(gè)7系列設(shè)備中傳輸。相反,它們僅限于一個(gè)時(shí)鐘區(qū)域。一個(gè)時(shí)鐘區(qū)域包含四個(gè)獨(dú)立的區(qū)域時(shí)鐘網(wǎng)絡(luò)。要訪問區(qū)域時(shí)鐘網(wǎng)絡(luò),必須實(shí)例化BUFRs

5.多區(qū)域時(shí)鐘緩沖器:BUFMR/BUFMRCE

BUFMR取代了以前Virtex架構(gòu)中對BUFR和BUFIO的多區(qū)域/Bank支持。每個(gè)Bank中有兩個(gè)BUFMR,每個(gè)緩沖區(qū)可以由同一個(gè)Bank中的一個(gè)特定MRCC驅(qū)動(dòng)。MRCC管腳在管腳對的P管腳和N管腳的管腳名稱中都用MRCC標(biāo)記(IO_L12P_T1_MRCC_12 or IO_L12N_T1_MRCC_12)。BUFMR驅(qū)動(dòng)同一地區(qū)的BUFIO和/或BUFRs/Bank和地區(qū)/以上和以下Bank。BUFR和BUFIO原語必須單獨(dú)實(shí)例化。當(dāng)使用BUFR分頻(不在旁路中)時(shí),必須通過插入CE引腳的來禁用BUFMR,必須重置BUFR(通過插入CLR來清除),然后使能CE信號(hào)。此順序確保所有BUFR輸出時(shí)鐘相位對齊。如果不使用BUFRs中的分頻功能,那么電路拓?fù)渲恍枰褂肂UFMR。BUFMR輸入包括:

MRCC管腳

同一時(shí)鐘區(qū)域的GT收發(fā)器時(shí)鐘

5.1 BUFMR/BUFMRCE原句

BUFMR/BUFMRCE原句如圖6所示。

圖6、BUFMR/BUFMRCE原句

圖7、BUFMR例化語句

圖8、BUFMRCE例化語句要將BUFMR或BUFMRCE與BUFIOs一起使用,接口引腳必須在三個(gè)匹配Bank范圍內(nèi)。同樣,如果與BUFRs一起使用,則邏輯必須最多適合三個(gè)區(qū)域(如果使用三個(gè)BUFRs)。如果內(nèi)存接口放在BUFRs/BUFIOs所在的同一個(gè)Bank或區(qū)域中,那么從BUFMR到該Bank或區(qū)域中的那些BUFHs/BUFIOs的連接可能會(huì)受到限制。圖9顯示了BUFMRCE的拓?fù)浣Y(jié)構(gòu)。

CE_TYPE屬性應(yīng)始終設(shè)置為SYNC,以確保時(shí)鐘輸出無故障。如果BUFMRCE的時(shí)鐘輸出停止(例如,通過取消CE),則必須在再次啟用BUFMRCE后重置BUFR(CLR)。BUFMRCE上的CE的主要目的是為BUFRs和BUFIOs提供同步的、相位對齊的時(shí)鐘。

6.水平時(shí)鐘緩沖器:BUFH/BUFHCE

水平時(shí)鐘緩沖器(BUFH)在單個(gè)區(qū)域驅(qū)動(dòng)水平全局時(shí)鐘骨干(圖2-26)。每個(gè)地區(qū)有12個(gè)BUFH可用。每個(gè)BUFH都有一個(gè)時(shí)鐘啟用引腳(CE),允許動(dòng)態(tài)關(guān)閉時(shí)鐘。BUFHs可通過以下方式驅(qū)動(dòng):

相同區(qū)域MMCM/PLL輸出

BUFG輸出

相同或者水平相鄰時(shí)鐘GT輸出時(shí)鐘

本地內(nèi)部互聯(lián)

來自相同水平相鄰的區(qū)域或者Bank的左側(cè)或者右側(cè)I/O Bank的時(shí)鐘輸入

圖10、BUFH和BUFHCE原句

圖11、BUFHCE例化語句如圖12所示,要使用BUFH,邏輯必須適合水平相鄰的兩個(gè)區(qū)域(左和右)。時(shí)鐘使能引腳可以完全關(guān)閉時(shí)鐘,從而實(shí)現(xiàn)潛在的節(jié)能。與驅(qū)動(dòng)兩個(gè)相鄰區(qū)域的BUFG相比,BUFH的功耗和抖動(dòng)更低。

5222ae7e-8924-11eb-8b86-12bb97331649.png

圖12、水平時(shí)鐘緩沖示例

7.高性能時(shí)鐘

7系列FPGA每個(gè)I/O Bank包含四個(gè)HPC。這些時(shí)鐘與I/O中的BUFIOs和BUFRs直接短差分連接。因此,這些時(shí)鐘表現(xiàn)出非常低的抖動(dòng)和最小的占空比失真。在I/O列中,HPC連接到BUFIO/BUFRs并驅(qū)動(dòng)I/O邏輯。由于CMT列位于I/O列旁邊,HPC直接驅(qū)動(dòng)器進(jìn)入I/O列旁邊的I/O Bank CMT.HPCs由MMCM的CLKOUT[3:0]驅(qū)動(dòng)(僅限)。

7.1時(shí)鐘門控節(jié)能

7系列FPGA時(shí)鐘體系結(jié)構(gòu)提供了一種實(shí)現(xiàn)時(shí)鐘選通的簡單方法,用于關(guān)閉部分設(shè)計(jì)。大多數(shù)設(shè)計(jì)包含幾個(gè)未使用的BUFGCE或BUFHCE資源。時(shí)鐘可以驅(qū)動(dòng)BUFGCE或BUFHCE輸入,BUFGCE輸出可以驅(qū)動(dòng)不同的邏輯區(qū)域,BUFHCE可以驅(qū)動(dòng)單個(gè)區(qū)域。例如,如果所有需要始終運(yùn)行的邏輯都被限制在幾個(gè)時(shí)鐘區(qū)域,那么BUFGCE輸出可以驅(qū)動(dòng)這些區(qū)域?;蛘?,如果BUFHCE驅(qū)動(dòng)單個(gè)區(qū)域中的接口,則該接口可能在非操作期間關(guān)閉。切換BUFGCE或BUFHCE的enable提供了一種簡單的方法來停止可用于節(jié)能的邏輯區(qū)域中的所有動(dòng)態(tài)功耗。

原文標(biāo)題:Xilinx 7系列FPGA架構(gòu)之時(shí)鐘資源(四)

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22219

    瀏覽量

    628078
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    129234

原文標(biāo)題:Xilinx 7系列FPGA架構(gòu)之時(shí)鐘資源(四)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號(hào)處理平臺(tái)

    VPX650 是一款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號(hào)處理平臺(tái),該平臺(tái)采用一片 Xilinx 的 Virtex Ultra
    的頭像 發(fā)表于 10-16 10:48 ?154次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)<b class='flag-5'>架構(gòu)</b>的 VU13P <b class='flag-5'>FPGA</b>+ZYNQ SOC 超寬帶信號(hào)處理平臺(tái)

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如fl
    的頭像 發(fā)表于 08-30 14:35 ?6969次閱讀
    一文詳解<b class='flag-5'>xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?3次下載

    Xilinx Ultrascale系列FPGA時(shí)鐘資源架構(gòu)解析

    。Ultrascale+采用16ns,有3個(gè)系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時(shí)鐘資源架構(gòu),本文將重點(diǎn)
    的頭像 發(fā)表于 04-24 11:29 ?1811次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>資源</b>與<b class='flag-5'>架構(gòu)</b>解析

    xilinx FPGA IOB約束使用以及注意事項(xiàng)

    xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA
    的頭像 發(fā)表于 01-16 11:02 ?1379次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及注意事項(xiàng)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導(dǎo)手冊有詳細(xì)的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】測試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開發(fā)板。 MYD-J7A100T用的 FPGA
    發(fā)表于 12-08 08:48

    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    一、主時(shí)鐘create_clock 1.1 定義 主時(shí)鐘是來自FPGA芯片外部的時(shí)鐘,通過時(shí)鐘輸入端口或高速收發(fā)器GT的輸出引腳進(jìn)入
    的頭像 發(fā)表于 11-29 11:03 ?2031次閱讀
    時(shí)序約束一主<b class='flag-5'>時(shí)鐘</b>與生成<b class='flag-5'>時(shí)鐘</b>

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實(shí)在太難度了,一句注釋都沒有
    發(fā)表于 11-25 06:04

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測試(zmj)

    加重、接收均衡、時(shí)鐘發(fā)生器和時(shí)鐘恢復(fù)等;PCS內(nèi)部集成了8b/10b編解碼、彈性緩沖區(qū)、通道綁定和時(shí)鐘修正等。 在AMD-Xilinx-Artix-7
    發(fā)表于 11-14 21:29

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+03.SFP光口測試(zmj)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+03.SFP光口測試(zmj) 隨著數(shù)字通信技術(shù)的進(jìn)一步發(fā)展,各類數(shù)據(jù)的傳輸方案對帶寬的需求迅猛增長,傳統(tǒng)的并行總線的數(shù)據(jù)傳輸方式已經(jīng)
    發(fā)表于 11-12 16:54

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+01.開箱(zmj)

    ://www.myir-tech.com/ //------米爾-Xilinx XC7A100T FPGA開發(fā)板產(chǎn)品簡介 https://www.myir.cn/shows/141/75.html 2.開發(fā)板
    發(fā)表于 11-12 15:45

    FIFO Generator的Xilinx官方手冊

    都知道FF資源FPGA是非常珍貴的。 built-in FIFO:這種類型的FIFO只有7系列之后(包括UltraScale)才有。筆者
    的頭像 發(fā)表于 11-12 10:46 ?2350次閱讀
    FIFO Generator的<b class='flag-5'>Xilinx</b>官方手冊

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號(hào)處理卡

    本板卡基于標(biāo)準(zhǔn)6U VPX 架構(gòu),為通用高性能信號(hào)處理平臺(tái),系我公司自主研發(fā)。板卡采用一片TI DSP TMS320C6678和一片Xilinx公司Virtex 7系列
    的頭像 發(fā)表于 11-08 16:38 ?1246次閱讀
    基于DSP TMS320C6678+<b class='flag-5'>FPGA</b> XC<b class='flag-5'>7</b>V690T的6U VPX信號(hào)處理卡

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹7
    的頭像 發(fā)表于 11-05 15:45 ?4213次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性