18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何關(guān)聯(lián)ELF輸出文件并使用vivado對(duì)系統(tǒng)進(jìn)行行為仿真

電子設(shè)計(jì) ? 來(lái)源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-08 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:falwat

版權(quán)聲明:本文為博主原創(chuàng)文章,遵循 CC 4.0 BY-SA 版權(quán)協(xié)議,轉(zhuǎn)載請(qǐng)附上原文出處鏈接和本聲明。

本文鏈接:https://blog.csdn.net/falwat/article/details/86171571

本文介紹如何在教程(三)基礎(chǔ)上, 關(guān)聯(lián)ELF輸出文件并使用vivado對(duì)系統(tǒng)進(jìn)行行為仿真。

關(guān)聯(lián)ELF 文件

在vivado 開(kāi)發(fā)教程(三) 在SDK中創(chuàng)建應(yīng)用工程 中, 新建的工程經(jīng)構(gòu)建最終會(huì)生成ELF 輸出文件。 ELF 文件是一種用于二進(jìn)制文件、可執(zhí)行文件、目標(biāo)代碼、共享庫(kù)和核心轉(zhuǎn)儲(chǔ)格式文件(參考:百度百科)。 可以在教程(三)中新建的“test”工程和導(dǎo)入的例程下找到。

切回Vivado, 在塊設(shè)計(jì)文件“system.bd”上右鍵,選擇菜單“Associate ELF Files.。.”關(guān)聯(lián)ELF文件。

在彈出的對(duì)話框中,點(diǎn)擊“Simulation Sources | sim_1 | system_i | microblaze_0 ”樹(shù)右側(cè)的“。..”按鈕, 彈出選擇文件對(duì)話框。

點(diǎn)擊“Add Files.。.” 按鈕,添加ELF文件。

切換目錄至“D:/Projects/test/test.sdk/test_bsp_xgpio_low_level_example_1/Debug”,選中“test_bsp_xgpio_low_level_example_1.elf”, 添加至列表中, 選中新加入的ELF文件并點(diǎn)擊“OK”完成。

在工程管理視圖 | “Sources”窗口 | “Simulation Sources”文件集 | sim_1 | ELF 下能夠看到剛剛關(guān)聯(lián)上去的ELF文件。

新建激勵(lì)文件

點(diǎn)擊“Sources”窗口頂部的“+”按鈕, 打開(kāi)添加源文件對(duì)話框。 選中“Add or create simulation sources”, 點(diǎn)擊“Next”繼續(xù)。

點(diǎn)擊“Create File”按鈕, 在創(chuàng)建源文件對(duì)話框中, 輸入文件名。 點(diǎn)擊“OK”, 點(diǎn)擊“Finish”。

在彈出的“Define Module”對(duì)話框中, 點(diǎn)擊“OK”即可。 激勵(lì)文件不需要有定義輸入輸出端口

雙擊打開(kāi)“sim_system.v”文件, 復(fù)制“system_wrapper.v”文件中的如下內(nèi)容到“sim_system.v”的模塊中。

wire [7:0]led_8bits_tri_o;

wire reset;

wire rs232_uart_rxd;

wire rs232_uart_txd;

wire sysclk_125_clk_n;

wire sysclk_125_clk_p;

system system_i

(.led_8bits_tri_o(led_8bits_tri_o),

.reset(reset),

.rs232_uart_rxd(rs232_uart_rxd),

.rs232_uart_txd(rs232_uart_txd),

.sysclk_125_clk_n(sysclk_125_clk_n),

.sysclk_125_clk_p(sysclk_125_clk_p));

修改sim_system.v“文件中, system_i的輸入信號(hào)為”reg“類型, 編寫(xiě)”initial“塊對(duì)輸入信號(hào)進(jìn)行初始化, 為時(shí)鐘信號(hào)編寫(xiě)激勵(lì), 將”timescale“ 設(shè)置為”1ns / 1ns“。 最終生成的代碼如下所示:

`timescale 1ns / 1ns

module sim_system;

wire [7:0]led_8bits_tri_o;

reg reset;

reg rs232_uart_rxd;

wire rs232_uart_txd;

reg sysclk_125_clk_n;

wire sysclk_125_clk_p = ~sysclk_125_clk_n;

system system_i

(.led_8bits_tri_o(led_8bits_tri_o),

.reset(reset),

.rs232_uart_rxd(rs232_uart_rxd),

.rs232_uart_txd(rs232_uart_txd),

.sysclk_125_clk_n(sysclk_125_clk_n),

.sysclk_125_clk_p(sysclk_125_clk_p));

initial begin

reset = 1;

rs232_uart_rxd = 1;

sysclk_125_clk_n = 0;

#100;

reset = 0; // 復(fù)位完成

end

always #4 sysclk_125_clk_n = ~sysclk_125_clk_n; // 125M

endmodule

從”Source“窗口中,選中激勵(lì)文件”sim_system.v“, 右鍵選擇菜單”Set as Top“, 將激勵(lì)文件設(shè)置為頂層。

o4YBAGAKDX2ANnkqAAB_BXrXtdQ397.png

點(diǎn)擊左側(cè)”Flow Navigator“工具窗口中的”Simulation“ | ”Run Simulation“, 點(diǎn)擊”Run Behavioral Simulation“, 運(yùn)行行為仿真。

o4YBAGAKDbuAWrxzAAAmKOa_AGY010.png

編譯成功后會(huì)自動(dòng)打開(kāi)仿真(”SIMULATION“)視圖, 主工具欄會(huì)增加如下幾個(gè)工具圖標(biāo):

為了能夠快速看出仿真效果,縮短仿真時(shí)間, 在SDK 中修改”xgpio_low_level_example.c“文件中的宏常量”LED_DELAY“ 改為1000 并保存, SDK在保存后會(huì)自動(dòng)進(jìn)行編譯, 更新ELF文件。

#define LED_DELAY 1000

切回Vivado, 點(diǎn)擊重新仿真(”Relaunch Simulation“)按鈕。

設(shè)置仿真時(shí)間為500us, 點(diǎn)擊運(yùn)行指定時(shí)間(”Run for 500us“)按鈕。最終的仿真時(shí)序圖如下所示。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    844

    瀏覽量

    70294
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    沒(méi)有開(kāi)發(fā)板的情況下,在Vivado進(jìn)行蜂鳥(niǎo)E203的基礎(chǔ)內(nèi)核的drystone跑分

    e203_hbirdv2-masterriscv-toolsfpga_test4simdhrystone4simdhrystone.verilog,然后這里我們?yōu)榱吮WC在仿真時(shí)有訪問(wèn)文件的權(quán)限,因此我們首先必須將上述文件與tb.
    發(fā)表于 10-24 07:36

    vcs和vivado聯(lián)合仿真

    我們?cè)谧鰠①愓n題的過(guò)程中發(fā)現(xiàn),上FPGA開(kāi)發(fā)板跑系統(tǒng)時(shí),有時(shí)需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對(duì)添加了viv
    發(fā)表于 10-24 07:28

    vivado上基于二進(jìn)制碼對(duì)指令運(yùn)行狀態(tài)進(jìn)行判斷

    a0 -8 為例 獲取相應(yīng)的二進(jìn)制碼將其轉(zhuǎn)換為16進(jìn)制導(dǎo)入vivado,方法就是將代碼文件修改為.verilog文件并存入蜂鳥(niǎo)的tb文件夾,在vi
    發(fā)表于 10-24 06:31

    Nucleistudio+Vivado協(xié)同仿真教程

    (e203_hbirdv2-mastere203_hbirdv2-mastertbtb_top.v),然后修改我們要驗(yàn)證的仿真文件對(duì)應(yīng)路徑, 最后在Vivado進(jìn)行行為級(jí)
    發(fā)表于 10-23 06:22

    vivado仿真時(shí)GSR信號(hào)的影響

    利用vivado進(jìn)行設(shè)計(jì)xilinx FPGA時(shí),寫(xiě)完設(shè)計(jì)代碼和仿真代碼后,點(diǎn)擊run simulation(啟動(dòng)modelsim進(jìn)行仿真
    的頭像 發(fā)表于 08-30 14:22 ?886次閱讀
    <b class='flag-5'>vivado</b><b class='flag-5'>仿真</b>時(shí)GSR信號(hào)的影響

    技術(shù)貼|【RK3588】ELF 2開(kāi)發(fā)板如何添加exFAT和NTFS文件系統(tǒng)格式

    基于RK3588設(shè)計(jì)的ELF2開(kāi)發(fā)板在搭載Desktop22.04系統(tǒng)時(shí),對(duì)TF卡的文件系統(tǒng)支持存在以下限制:不支持exFAT格式;支持NTFS格式,但需手動(dòng)掛載;針對(duì)上述兼容性問(wèn)題,本文將介紹
    的頭像 發(fā)表于 08-27 17:21 ?3018次閱讀
    技術(shù)貼|【RK3588】<b class='flag-5'>ELF</b> 2開(kāi)發(fā)板如何添加exFAT和NTFS<b class='flag-5'>文件系統(tǒng)</b>格式

    ESP32驅(qū)動(dòng)SPIFFS進(jìn)行文件操作

    本篇文章介紹如何在ESP32開(kāi)發(fā)板上使用SPIFFS(SPI Flash File System)進(jìn)行文件操作??聪氯绾纬跏蓟疭PIFFS文件系統(tǒng)、讀取文件、列出文件、刪除
    的頭像 發(fā)表于 08-05 18:11 ?3486次閱讀
    ESP32驅(qū)動(dòng)SPIFFS<b class='flag-5'>進(jìn)行文件</b>操作

    Gerber輸出中沒(méi)有電路板切口的解決方案

    電路板切口在導(dǎo)出 Gerber 文件時(shí)不會(huì)自動(dòng)輸出。本文說(shuō)明如何將切口輪廓生成到機(jī)械層,以便記錄包含在制造輸出文件中。
    的頭像 發(fā)表于 06-24 11:47 ?372次閱讀
    Gerber<b class='flag-5'>輸出</b>中沒(méi)有電路板切口的解決方案

    飛凌嵌入式ElfBoard ELF 1板卡-文件系統(tǒng)常用命令之磁盤管理與維護(hù)常用命令

    ]...選項(xiàng)與參數(shù):-k:以KBytes顯示容量;-m:以Mbytes顯示容量;-h:以易讀的方式自行顯示;-T:列出文件系統(tǒng)類型;示例一:顯示系統(tǒng)所有filesystem。root@ELF1:~# df
    發(fā)表于 06-24 11:26

    概倫電子大容量波形查看器NanoWave介紹

    NanoWave是一款專為配合概倫NanoSpice系列仿真器開(kāi)發(fā)的大容量、高性能波形查看器,支持常見(jiàn)的SPICE電路仿真輸出文件格式和NanoSpice專有的NWF輸出文件格式。Na
    的頭像 發(fā)表于 04-23 15:10 ?522次閱讀
    概倫電子大容量波形查看器NanoWave介紹

    KiCad 9 探秘(七):使用 Jobset 批量輸出文檔(歸檔)

    “ ?Jobset 類似于 AD 中的 Output Job,可以根據(jù)自己的配置文件批量輸出所需的文檔。既減少了手動(dòng)操作的工作量,也確保了輸出文檔的一致性。 ? ” Jobset 可以干什么
    的頭像 發(fā)表于 02-12 12:01 ?1204次閱讀
    KiCad 9 探秘(七):使用 Jobset 批量<b class='flag-5'>輸出文</b>檔(歸檔)

    模擬行為仿真實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《模擬行為仿真實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 01-21 09:24 ?0次下載
    模擬<b class='flag-5'>行為</b><b class='flag-5'>仿真</b>實(shí)現(xiàn)

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯<b class='flag-5'>仿真</b>

    EE-110:ELF和DWARF文件格式快速入門

    電子發(fā)燒友網(wǎng)站提供《EE-110:ELF和DWARF文件格式快速入門.pdf》資料免費(fèi)下載
    發(fā)表于 01-05 09:41 ?0次下載
    EE-110:<b class='flag-5'>ELF</b>和DWARF<b class='flag-5'>文件</b>格式快速入門

    飛凌嵌入式ElfBoard ELF 1板卡-shell編程入門之提取字符設(shè)置rtc時(shí)間

    awk用法 awk是一款文本處理工具,通常在Unix和Linux操作系統(tǒng)中使用,用于以行為單位對(duì)文本進(jìn)行處理和操作。它可以讀取輸入文本,對(duì)其進(jìn)行處理,生成報(bào)表、統(tǒng)計(jì)信息等,并將結(jié)果
    發(fā)表于 12-11 16:49