18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可以優(yōu)化ESD防護(hù)的PCB設(shè)計(jì)準(zhǔn)則

電磁兼容EMC ? 來源:電源研發(fā)精英圈 ? 作者:電源研發(fā)精英圈 ? 2020-12-07 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB布線是ESD防護(hù)的一個(gè)關(guān)鍵要素,合理的PCB設(shè)計(jì)可以減少故障檢查及返工所帶來的不必要成本。在PCB設(shè)計(jì)中,由于采用了瞬態(tài)電壓抑止器(TVS二極管來抑止因ESD放電產(chǎn)生的直接電荷注入,因此PCB設(shè)計(jì)中更重要的是克服放電電流產(chǎn)生的電磁干擾(EMI)電磁場效應(yīng)。本文將提供可以優(yōu)化ESD防護(hù)的PCB設(shè)計(jì)準(zhǔn)則。

1、電路環(huán)路

電流通過感應(yīng)進(jìn)入到電路環(huán)路,這些環(huán)路是封閉的,并具有變化的磁通量。電流的幅度與環(huán)的面積成正比。較大的環(huán)路包含有較多的磁通量,因而在電路中感應(yīng)出較強(qiáng)的電流。因此,必須減少環(huán)路面積。

最常見的環(huán)路如圖1所示,由電源和地線所形成。在可能的條件下,可以采用具有電源及接地層的多層PCB設(shè)計(jì)。多層電路板不僅將電源和接地間的回路面積減到最小,而且也減小了ESD脈沖產(chǎn)生的高頻EMI電磁場。

如果不能采用多層電路板,那么用于電源線和接地的線必須連接成如圖2所示的網(wǎng)格狀。網(wǎng)格連接可以起到電源和接地層的作用,用過孔連接各層的印制線,在每個(gè)方向上過孔連接間隔應(yīng)該在6厘米內(nèi)。另外,在布線時(shí),將電源和接地印制線盡可能靠近也可以降低環(huán)路面積,如圖3所示。

減少環(huán)路面積及感應(yīng)電流的另一個(gè)方法是減小互連器件間的平行通路,見圖4。

當(dāng)必須采用長于30厘米的信號連接線時(shí),可以采用保護(hù)線,如圖5所示。一個(gè)更好的辦法是在信號線附近放置地層。信號線應(yīng)該距保護(hù)線或接地線層13毫米以內(nèi)。

如圖6所示,將每個(gè)敏感元件的長信號線(>30厘米)或電源線與其接地線進(jìn)行交叉布置。交叉的連線必須從上到下或從左到右的規(guī)則間隔布置。

2、電路連線長度

長的信號線也可成為接收ESD脈沖能量的天線,盡量使用較短信號線可以降低信號線作為接收ESD電磁場天線的效率。盡量將互連的器件放在相鄰位置,以減少互連的印制線長度。

3、地電荷注入

ESD對地線層的直接放電可能損壞敏感電路。在使用TVS二極管的同時(shí)還要使用一個(gè)或多個(gè)高頻旁路電容器,這些電容器放置在易損元件的電源和地之間。旁路電容減少了電荷注入,保持了電源與接地端口的電壓差。

TVS使感應(yīng)電流分流,保持TVS鉗位電壓的電位差。TVS及電容器應(yīng)放在距被保護(hù)的IC盡可能近的位置(見圖7),要確保TVS到地通路以及電容器管腳長度為最短,以減少寄生電感效應(yīng)。

連接器必須安裝到PCB上的銅鉑層。理想情況下,銅鉑層必須與PCB的接地層隔離,通過短線與焊盤連接。

4、PCB設(shè)計(jì)的其它準(zhǔn)則

避免在PCB邊緣安排重要的信號線,如時(shí)鐘和復(fù)位信號等;

將PCB上未使用的部分設(shè)置為接地面;

機(jī)殼地線與信號線間隔至少為4毫米;

保持機(jī)殼地線的長寬比小于5:1,以減少電感效應(yīng);

用TVS二極管來保護(hù)所有的外部連接;

5、保護(hù)電路中的寄生電感

TVS二極管通路中的寄生電感在發(fā)生ESD事件時(shí)會產(chǎn)生嚴(yán)重的電壓過沖。盡管使用了TVS二極管,由于在電感負(fù)載兩端的感應(yīng)電壓VL=L×di/dt,過高的過沖電壓仍然可能超過被保護(hù)IC的損壞電壓閾值。

保護(hù)電路承受的總電壓是TVS二極管鉗位電壓與寄生電感產(chǎn)生的電壓之和,VT=VC+VL。一個(gè)ESD瞬態(tài)感應(yīng)電流在小于1ns的時(shí)間內(nèi)就能達(dá)到峰值(依據(jù)IEC 61000-4-2標(biāo)準(zhǔn)),假定引線電感為每英寸20nH,線長為四分之一英寸,過沖電壓將是50V/10A的脈沖。經(jīng)驗(yàn)設(shè)計(jì)準(zhǔn)則是將分流通路設(shè)計(jì)得盡可能短,以此減少寄生電感效應(yīng)。

所有的電感性通路必須考慮采用接地回路,TVS與被保護(hù)信號線之間的通路,以及連接器到TVS器件的通路。被保護(hù)的信號線應(yīng)該直接連接到接地面,若無接地面,則接地回路的連線應(yīng)盡可能短。TVS二極管的接地和被保護(hù)電路的接地點(diǎn)之間的距離應(yīng)盡可能短,以減少接地平面的寄生電感。

最后,TVS器件應(yīng)該盡可能靠近連接器以減少進(jìn)入附近線路的瞬態(tài)耦合。雖然沒有到達(dá)連接器的直接通路,但這種二次輻射效應(yīng)也會導(dǎo)致電路板其它部分的工作紊亂。

-----------------------------------------------------------------------------

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2350

    瀏覽量

    178119
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23650

    瀏覽量

    418516
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    7178

    瀏覽量

    138635

原文標(biāo)題:PCB設(shè)計(jì)的ESD抑止準(zhǔn)則(20201130)

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    智能音箱麥克風(fēng)與揚(yáng)聲器的ESD防護(hù)方案

    在上一期內(nèi)容中,我們圍繞智能音箱的核心交互部件 —— 按鍵,深入解析了其ESD(靜電放電)防護(hù)需求與針對性解決方案,明確了ESD 防護(hù)對保障智能音箱穩(wěn)定運(yùn)行的重要性。智能音箱中需部署
    的頭像 發(fā)表于 09-08 16:41 ?2659次閱讀
    智能音箱麥克風(fēng)與揚(yáng)聲器的<b class='flag-5'>ESD</b><b class='flag-5'>防護(hù)</b>方案

    智能音箱按鍵的ESD防護(hù)方案

    在上一期內(nèi)容中,我們已對智能音箱的內(nèi)部結(jié)構(gòu)與工作原理進(jìn)行了詳細(xì)解析,明確了靜電放電(ESD)是電子器件失效的最常見誘因。智能音箱的接口、按鍵、傳感器等多個(gè)與外界接觸或信號傳輸?shù)牟课?,均需部?ESD 防護(hù)措施。
    的頭像 發(fā)表于 09-08 16:34 ?2632次閱讀
    智能音箱按鍵的<b class='flag-5'>ESD</b><b class='flag-5'>防護(hù)</b>方案

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?5355次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局<b class='flag-5'>準(zhǔn)則</b>

    揚(yáng)杰科技分享如何通過硬件電路優(yōu)化降低ESD干擾

    干擾,但處理起來常常就是一團(tuán)亂麻,監(jiān)測不到ESD泄放路徑。單從電路增加ESD防護(hù)設(shè)計(jì)維度有時(shí)候是無法達(dá)到目的,所以PCB設(shè)計(jì)是解決ESD
    的頭像 發(fā)表于 08-25 14:16 ?4874次閱讀
    揚(yáng)杰科技分享如何通過硬件電路<b class='flag-5'>優(yōu)化</b>降低<b class='flag-5'>ESD</b>干擾

    如何在PCB設(shè)計(jì)優(yōu)化MDD高壓二極管布線?實(shí)現(xiàn)高壓系統(tǒng)安全防護(hù)

    在高壓系統(tǒng)中,高壓二極管作為整流、續(xù)流、箝位或保護(hù)元件,起著至關(guān)重要的作用。然而,許多工程師在PCB設(shè)計(jì)階段,往往只關(guān)注器件的電氣參數(shù),卻忽視了布線設(shè)計(jì)對系統(tǒng)安全、防護(hù)性能以及長期可靠性
    的頭像 發(fā)表于 05-27 11:17 ?422次閱讀
    如何在<b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>優(yōu)化</b>MDD高壓二極管布線?實(shí)現(xiàn)高壓系統(tǒng)安全<b class='flag-5'>防護(hù)</b>

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間
    的頭像 發(fā)表于 05-15 16:42 ?496次閱讀

    時(shí)源芯微ESD防護(hù)ANT靜電防護(hù)方案

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改? EMC防護(hù)器件 這張電路圖展示了一個(gè)IEC 61000-4-2 ANT靜電防護(hù)方案,該方案旨在保護(hù)電路免受靜電放電(ESD)的影響,確保電路的穩(wěn)定性和可靠性
    的頭像 發(fā)表于 05-09 16:08 ?480次閱讀
    時(shí)源芯微<b class='flag-5'>ESD</b><b class='flag-5'>防護(hù)</b>ANT靜電<b class='flag-5'>防護(hù)</b>方案

    射頻天線ESD防護(hù)多方案設(shè)計(jì)

    EMC小哥針對射頻天線ESD防護(hù)方案從兩個(gè)角度分析:1、根據(jù)頻率高低不同,在保證信號完整性的情況下,選擇小于此結(jié)電容的ESD二極管。2、根據(jù)信號工作峰值電壓不同,選擇對應(yīng)Vrwm(反向工作電壓)或稍高Vrwm的
    的頭像 發(fā)表于 04-03 09:02 ?589次閱讀
    射頻天線<b class='flag-5'>ESD</b><b class='flag-5'>防護(hù)</b>多方案設(shè)計(jì)

    別讓ESD損害毀了你的PCB設(shè)計(jì)!這幾個(gè)關(guān)鍵技巧大揭秘

    不斷提高,尤其是在高精度多層PCB、BGA封裝以及盲孔/埋孔設(shè)計(jì)中,靜電放電的破壞性也愈發(fā)明顯。合理的ESD防護(hù)不僅能夠保障電路板的穩(wěn)定性,還能延長產(chǎn)品壽命。 ESD損害的影響和危害
    的頭像 發(fā)表于 03-25 09:10 ?683次閱讀

    AMAZINGIC晶焱科技方案應(yīng)用:RF天線的ESD防護(hù)考量與方案

    AMAZINGIC晶焱科技方案應(yīng)用:RF天線的ESD防護(hù)考量與方案
    的頭像 發(fā)表于 02-05 15:58 ?828次閱讀
    AMAZINGIC晶焱科技方案應(yīng)用:RF天線的<b class='flag-5'>ESD</b><b class='flag-5'>防護(hù)</b>考量與方案

    大功率PCB設(shè)計(jì)思路與技巧

    大功率PCB設(shè)計(jì)的核心在于確保電路在高電流或高電壓條件下的可靠性和穩(wěn)定性。設(shè)計(jì)總體思維應(yīng)聚焦于熱管理、電氣性能和機(jī)械結(jié)構(gòu)的優(yōu)化。 1.熱管理:評估所有元件的熱特性,預(yù)測熱點(diǎn),設(shè)計(jì)有效的散熱路徑。 2.電氣性能:考慮電壓和電流
    的頭像 發(fā)表于 01-27 17:48 ?1336次閱讀
    大功率<b class='flag-5'>PCB設(shè)計(jì)</b>思路與技巧

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2042次閱讀

    Kerman的KiCad學(xué)習(xí)筆記:第6章 PCB設(shè)計(jì)流程

    電路原理圖設(shè)計(jì)的最終目的是生產(chǎn)滿足需要的PCB(印制電路板)。利用KiCad 8.0軟件可以非常輕松地從原理圖設(shè)計(jì)轉(zhuǎn)入PCB設(shè)計(jì)。KiCad 8.0為用戶提供了一個(gè)完整的PCB設(shè)計(jì)環(huán)境
    的頭像 發(fā)表于 12-25 15:34 ?3396次閱讀
    Kerman的KiCad學(xué)習(xí)筆記:第6章 <b class='flag-5'>PCB設(shè)計(jì)</b>流程

    PCB設(shè)計(jì)中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    AMAZINGIC晶焱科技:RF天線的ESD防護(hù)考量與方案

    AMAZINGIC晶焱科技:RF天線的ESD防護(hù)考量與方案
    的頭像 發(fā)表于 11-15 15:03 ?1766次閱讀
    AMAZINGIC晶焱科技:RF天線的<b class='flag-5'>ESD</b><b class='flag-5'>防護(hù)</b>考量與方案