18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式FPGA不是夢,只需簡單一步即可完成

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 13:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

嵌入式 FPGA 將不再是夢想。根據(jù) Achronix,未來,芯片設(shè)計(jì)者只要簡單地將線對線互連加進(jìn)其 SoC 設(shè)計(jì)即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產(chǎn)品目前已經(jīng)就緒且正出貨中。盡管并未透露出貨數(shù)字以及客戶名稱,該公司表示這款產(chǎn)品現(xiàn)在已經(jīng)提供給客戶使用了。

Speedcore 象征著該公司首次進(jìn)軍 IP 業(yè)務(wù)。Achronix 自 2013 年以來一直在生產(chǎn)其旗艦級 FPGA 產(chǎn)品——Speedster 22i。因此,對于 Achronix 來說,這是一條漫長的道路,因?yàn)樵摴驹?4 年以前才首次宣布開發(fā) eFPGA IP 的計(jì)劃。

盡管如此,Achronix 在此看到了一線曙光,預(yù)計(jì)今年可望首次盈利,營收上看 1,200 萬美元。根據(jù) Mensor 表示,該公司預(yù)計(jì)其銷售額將在 2017 年成長超過 4,000 萬美元,進(jìn)一步使 eFPGA IP 業(yè)務(wù)成為帶動(dòng) Achronix 成長的“重要驅(qū)動(dòng)力”。

設(shè)計(jì)工具

Speedcore 采用與 Achronix Speedster 22i FPGA 相同的高性能架構(gòu)。專為運(yùn)算和網(wǎng)絡(luò)加速應(yīng)用而設(shè)計(jì)的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應(yīng)用于數(shù)據(jù)中心、無線基礎(chǔ)設(shè)施和網(wǎng)絡(luò)設(shè)備。

Mensor 認(rèn)為,eFPGA 的最大優(yōu)勢在于其設(shè)計(jì)工具。多年來,Achronix 了解到客戶需要更好的設(shè)計(jì)工具,為其帶來優(yōu)質(zhì)的結(jié)果、簡單易用性以及第三方整合,而這些特點(diǎn)都是“Achronix CAD 環(huán)境”(ACE)所能提供的一部份。

為了成為系統(tǒng)的一部份,eFPGA IP 必須具備易于整合于 SoC 的功能設(shè)計(jì)。Achronix 提供了可讓客戶直接整合于其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用于設(shè)計(jì)、驗(yàn)證與編程 Speedcore eFPGA 功能的 ACE 工具客制版。

CPU 投片?

整個(gè)電子產(chǎn)業(yè)都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項(xiàng)計(jì)劃是專為“加速微軟在網(wǎng)絡(luò)、安全、云端服務(wù)和人工智能(AI)等方面的超級運(yùn)算基礎(chǔ)”而打造的,并作為其于“后 CPU”(post-CPU)的各種技術(shù)——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項(xiàng) Project Catapult 的關(guān)鍵就在于 Altera Stratix V D5 FPGA。Mensor 強(qiáng)調(diào),整個(gè)電子產(chǎn)業(yè)普遍存在的看法是,微軟的計(jì)劃促成了英特爾(Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵(lì)了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理“加速非結(jié)構(gòu)性搜尋、機(jī)器學(xué)習(xí)與人工智能”的技術(shù)。

Achronix 在其中看到了機(jī)會(huì)。


FPGA 應(yīng)用領(lǐng)域以及成長階段
FPGA 從 1990 年代中期作為“膠合芯片”(glue chip)開始流行于市場上,如今正重新定義其價(jià)值,成為 CPU 的協(xié)同處理器。在這個(gè)角色上,F(xiàn)PGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預(yù)處理資料封包,以便只讓有關(guān)的共享資料可被傳送與進(jìn)行處理。

當(dāng)進(jìn)行非結(jié)構(gòu)化搜尋時(shí),F(xiàn)PGA 的平行環(huán)境經(jīng)證實(shí)是十分有效的。例如,相較于專為劃分功能成為較小部份以及依順序作業(yè)而設(shè)計(jì)的 CPU 而言,F(xiàn)PGA 能以平行方式,在單一頻率周期完成整個(gè)任務(wù)。

當(dāng)無線基礎(chǔ)設(shè)施必須涵蓋多個(gè)地理區(qū)時(shí),F(xiàn)PGA 是可編程數(shù)位前端和地理區(qū)客制化的一張備用王牌。

在芯片之間布線

盡管在 SoC 中嵌入 FPGA 總能為設(shè)計(jì)者帶來不錯(cuò)的設(shè)計(jì)想法,但對于 FPGA 供應(yīng)商而言,要實(shí)現(xiàn)這個(gè)愿望并不容易。

“在不同芯片之間布線是非常困難的,”Mensor 說。成功整合 eFPGA IP 的關(guān)鍵在于盡可能降低延遲并提高吞吐量。該公司強(qiáng)調(diào),Achronix 最先提供了具有嵌入式系統(tǒng)級 IP 的高密度 FPGA。

對于“希望將 ASIC 設(shè)計(jì)的所有效率以及 eFPGA 可編程硬件加速器的靈活性結(jié)合于同一芯片”的公司,Achronix 為其提供相同的 eFPGA 技術(shù)。

而對于 IP 供貨商而言,整合極具挑戰(zhàn)之處在于客戶對于特定應(yīng)用所要求的優(yōu)化芯片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數(shù)目、嵌入式內(nèi)存模塊女以及 DSP 模塊的數(shù)量。

但問題并不一定是客戶的不同建置方式,而是他們經(jīng)常使用不同的方法進(jìn)行芯片測試與驗(yàn)證。Mensor 解釋,客戶并不知道 IP 供貨商的工具如何與其搭配作業(yè)。例如,“我們經(jīng)常聽到客戶問:‘如何才能用你們的 IP 關(guān)閉計(jì)時(shí)功能?’”

雖然 Achronix 并未為客戶整合其 IP,其業(yè)務(wù)取決于所提供的工具是否足以讓客戶快速完成設(shè)計(jì)


Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協(xié)議、可編程 IO、SerDes 和 PLL 等。那么在開發(fā) FPGA 和滿足客戶需求時(shí),Achronix 是否遇到困難?Mensor 說:“我們總會(huì)試著把遇到的每個(gè)問題都轉(zhuǎn)化為一次機(jī)會(huì)。”

對于 Achronix 來說,其關(guān)鍵在于整合該公司的 FPGA 架構(gòu)。最終的結(jié)果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對手的高階 FPGA 通常使用了大約 50%的芯片面積。

Achronix NT31P2 FPGA 芯片尺寸比較

提高延遲和傳輸速率

Achronix 認(rèn)為,能夠與 SoC 實(shí)現(xiàn)線對線連接的 Speedcore eFPGA,有助于消除大量的可編程 IO 緩沖器,從而使功耗降低一半。此外,Speedcore 的芯片尺寸也比標(biāo)準(zhǔn) FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強(qiáng)調(diào),“對于大多數(shù)客戶而言,最大的決定因素在于延遲和吞吐量方面的問題?!备鶕?jù) Achronix,相較于獨(dú)立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現(xiàn)可采用臺積電 16FF+工藝,并以臺積電 7nm 技術(shù)進(jìn)行開發(fā)。該公司并承諾,透過 Speedcore 的模塊化架構(gòu)讓 Achronix 能夠輕松地將該技術(shù)轉(zhuǎn)移到不同的工藝技術(shù)和堆棧。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22219

    瀏覽量

    628078
  • 嵌入式
    +關(guān)注

    關(guān)注

    5177

    文章

    20006

    瀏覽量

    325612
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    VSCode環(huán)境下的用PlatformIO IDE進(jìn)行RISC-V嵌入式開發(fā)的方法

    簡介:本教程以點(diǎn)亮RV-STAR開發(fā)板上的板載LED為目標(biāo),從工具安裝開始一步一步詳細(xì)介紹了VSCode環(huán)境下的用PlatformIO IDE進(jìn)行RISC-V嵌入式開發(fā)的方法 系統(tǒng)環(huán)境
    發(fā)表于 10-20 12:30

    嵌入式達(dá)到什么水平才能就業(yè)?

    很多想入行嵌入式的朋友,都在糾結(jié):自己得學(xué)到啥水平,才能找到工作?要是現(xiàn)在還沒達(dá)到這種水平/剛想入行嵌入式,現(xiàn)在開始學(xué)還來得及嘛?別慌,今天就來好好聊聊~ 嵌入式就業(yè),需要達(dá)到這些水平: (
    發(fā)表于 09-15 10:20

    嵌入式芯片主流廠商、代表產(chǎn)品及特點(diǎn)

    嵌入式系統(tǒng)。部分嵌入式系統(tǒng)會(huì)搭載操作系統(tǒng),但大多數(shù)情況下,單一程序即可實(shí)現(xiàn)全部控制邏輯。 嵌入式芯片巨頭全景圖:核心技術(shù)路線與生態(tài)博弈 瑞薩
    的頭像 發(fā)表于 08-11 09:16 ?847次閱讀
    <b class='flag-5'>嵌入式</b>芯片主流廠商、代表產(chǎn)品及特點(diǎn)

    嵌入式和單片機(jī),是同個(gè)東西嗎?

    嵌入式系統(tǒng)與單片機(jī)經(jīng)常被提及在起,但它們并不是個(gè)概念。 嵌入式系統(tǒng)是個(gè)廣泛的領(lǐng)域,它涉及
    發(fā)表于 07-09 10:20

    文帶你了解嵌入式主板

    嵌入式主板是專為嵌入式系統(tǒng)設(shè)計(jì)的計(jì)算機(jī)主板。它與我們常見的臺式機(jī)或筆記本電腦主板有著顯著的區(qū)別,核心在于它不是為了通用計(jì)算,而是為了執(zhí)行特定任務(wù)而設(shè)計(jì)、集成到更大的設(shè)備或系統(tǒng)中。以下是嵌入式
    的頭像 發(fā)表于 06-30 16:12 ?382次閱讀
    <b class='flag-5'>一</b>文帶你了解<b class='flag-5'>嵌入式</b>主板

    怎么結(jié)合嵌入式,Linux,和FPGA三個(gè)方向達(dá)到個(gè)均衡發(fā)展?

    嵌入式領(lǐng)域,不少人都懷揣著讓嵌入式、Linux 和 FPGA 三個(gè)方向?qū)崿F(xiàn)均衡發(fā)展的夢想,然而實(shí)踐中卻面臨諸多挑戰(zhàn)。就像備受矚目的全棧工程師稚暉君,他從大學(xué)玩單片機(jī)起步,憑借將智能算法融入
    的頭像 發(fā)表于 06-25 10:08 ?551次閱讀
    怎么結(jié)合<b class='flag-5'>嵌入式</b>,Linux,和<b class='flag-5'>FPGA</b>三個(gè)方向達(dá)到<b class='flag-5'>一</b>個(gè)均衡發(fā)展?

    Linux嵌入式和單片機(jī)嵌入式的區(qū)別?

    Processor Unit)。 2. 單片機(jī)嵌入式(也稱為嵌入式微控制器MCU): 定義:種集成電路,能夠在個(gè)芯片上完成各種計(jì)算
    發(fā)表于 06-20 09:46

    嵌入式超聲電機(jī)微距控制檢測系統(tǒng)設(shè)計(jì)

    摘 要:設(shè)計(jì)了種行波超聲電機(jī)的嵌入式距控制檢測系統(tǒng),該系統(tǒng)分為三大部分:嵌入式上位機(jī)、電機(jī)控制器和檢測系統(tǒng)。以 ARM9微控制器作為主控芯片,將Iinux系統(tǒng)和 Qtopia圖形
    發(fā)表于 06-11 14:43

    飛凌嵌入式ElfBoard ELF 1板卡-Uboot

    上節(jié)中講到U-Boot是BootLoader的種,U-Boot全稱為Universal Boot Loader,即通用的BootLoader,所謂通用就是指它適用于多種嵌入式平臺,包括不同CPU
    發(fā)表于 05-22 10:44

    【迅為電子】一步步教你完成iTOP-RK3568 EDP屏幕適配

    【迅為電子】一步步教你完成iTOP-RK3568 EDP屏幕適配
    的頭像 發(fā)表于 04-23 15:08 ?1476次閱讀
    【迅為電子】<b class='flag-5'>一步步</b>教你<b class='flag-5'>完成</b>iTOP-RK3568 EDP屏幕適配

    【入門必看】從菜鳥到大牛,嵌入式系統(tǒng)完整學(xué)習(xí)路線!看這篇就夠了!

    ?嵌入式Linux”的順序幫助您從入門到進(jìn)階,掌握嵌入式開發(fā)的精髓。第階段單片機(jī)單片機(jī)是嵌入式學(xué)習(xí)的基石,因?yàn)樗闪颂幚砥?、存?chǔ)器和輸入輸出接口于
    的頭像 發(fā)表于 02-20 10:53 ?2952次閱讀
    【入門必看】從菜鳥到大牛,<b class='flag-5'>嵌入式</b>系統(tǒng)完整學(xué)習(xí)路線!看這篇就夠了!

    嵌入式主板的概述與發(fā)展

    隨著科技的迅猛發(fā)展,嵌入式系統(tǒng)在現(xiàn)代電子產(chǎn)品中扮演著越來越重要的角色。嵌入式主板作為嵌入式系統(tǒng)的核心組件之,承擔(dān)著控制、處理和通訊等多種功能。本文將對
    的頭像 發(fā)表于 01-13 16:30 ?1027次閱讀
    <b class='flag-5'>嵌入式</b>主板的概述與發(fā)展

    新手怎么學(xué)嵌入式?

    操作 實(shí)踐是學(xué)習(xí)嵌入式技術(shù)的關(guān)鍵。你可以購買些低成本的嵌入式開發(fā)板,如 Arduino 或 Raspberry Pi。這些開發(fā)板具有豐富的資源和簡單易懂的文檔,非常適合初學(xué)者。通過在
    發(fā)表于 12-12 10:51

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?39次下載

    文了解嵌入式軟件開發(fā)的對象

    以前應(yīng)用場景很單一嵌入式開發(fā)可能談不上面向?qū)ο箝_發(fā)。但現(xiàn)在,做嵌入式開發(fā),沒有面向?qū)ο箝_發(fā),你就有點(diǎn)落伍了。 本文結(jié)合個(gè)人經(jīng)驗(yàn)和周立功《抽象接口技術(shù)和組件開發(fā)規(guī)范及其思想》,循序漸進(jìn)的用代碼范例說明
    的頭像 發(fā)表于 11-15 10:31 ?1175次閱讀
    <b class='flag-5'>一</b>文了解<b class='flag-5'>嵌入式</b>軟件開發(fā)的對象