FPGA+ARM是ZYNQ的特點(diǎn),那么PL部分怎么和ARM通信呢,依靠的就是AXI總線。這個(gè)實(shí)驗(yàn)是創(chuàng)建一個(gè)基于AXI總線的GPIO IP,利用PL的資源來擴(kuò)充GPIO資源。通過這個(gè)實(shí)驗(yàn)迅速入門開發(fā)基于總線的系統(tǒng)。
使用的板子是zc702。
AXI總線初識(shí):
AXI (Advanced eXtensible Interface),由ARM公司提出的一種總線協(xié)議??偩€是一組傳輸通道, 是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道, 一般由數(shù)據(jù)線、地址線、 控制線構(gòu)成。Xilinx從6系列的 FPGA 開始對(duì) AXI 總線提供支持, 此時(shí) AXI 已經(jīng)發(fā)展到了 AXI4 這個(gè)版本, Vivado里都是基于AIX4的 IP。
ZYNQ支持三種AXI總線,擁有三種AXI接口,用的都是AXI協(xié)議:
AXI4:(For high-performance memory-mapped requirements)主要面向高性能地址映射通信的需求,是面向地址映射的接口,允許最大256輪的數(shù)據(jù)突發(fā)傳輸。
AXI4-Lite:(For simple, low-throughput memory-mapped communication)是一個(gè)輕量級(jí)的地址映射單次傳輸接口, 占用很少的邏輯單元。
AXI4-Stream:(For high-speed streaming data)面向高速流數(shù)據(jù)傳輸,去掉了地址項(xiàng),允許無限制的數(shù)據(jù)突發(fā)傳輸。
數(shù)據(jù)在總線上是遵守協(xié)議定的規(guī)則來傳輸?shù)模珹XI信號(hào)傳輸先是傳地址,然后檢測(cè)READY+VALID,都為高電平時(shí)開始傳數(shù)據(jù),當(dāng)主機(jī)發(fā)送最后一個(gè)數(shù)據(jù)時(shí)LAST信號(hào)拉高,通知從機(jī)傳輸結(jié)束。
在介紹讀寫如何進(jìn)行前先介紹握手協(xié)議:
READY,VALID握手通信機(jī)制,主機(jī)產(chǎn)生 VLAID 信號(hào)來指明何時(shí)數(shù)據(jù)或控制信息有效。從機(jī)產(chǎn)生 READY 信號(hào)來指明已經(jīng)準(zhǔn)備好接受數(shù)據(jù)或控制信息。傳輸發(fā)生在 VALID和 READY 信號(hào)同時(shí)為高的時(shí)候。(還有一個(gè)LAST信號(hào)表示什么時(shí)候傳到最后一個(gè)數(shù)據(jù)了)
讀時(shí)序:地址線上發(fā)來地址,地址準(zhǔn)備和地址有效都高時(shí),開始發(fā)送要讀的數(shù)據(jù),讀準(zhǔn)備和讀有效都高時(shí)數(shù)據(jù)被讀取到,發(fā)最后一個(gè)數(shù)據(jù)時(shí)讀LAST信號(hào)拉高。

寫時(shí)序:地址線上發(fā)來地址,地址準(zhǔn)備和地址有效都高時(shí),開始發(fā)送要寫的數(shù)據(jù),寫準(zhǔn)備和寫有效都高時(shí)數(shù)據(jù)寫入,發(fā)最后一個(gè)數(shù)據(jù)時(shí)寫LAST信號(hào)拉高。寫數(shù)據(jù)多了一個(gè)反饋信號(hào),反饋給主機(jī),主機(jī)接收到這個(gè)信號(hào),就知道寫成功了。

這個(gè)協(xié)議可以暫時(shí)不去理清,知道大致信號(hào)關(guān)系,后面會(huì)通過觀察波形進(jìn)一步加深印象,這次實(shí)驗(yàn)的重點(diǎn)是學(xué)習(xí)通過編程操作寄存器完成讀寫!
第一步,創(chuàng)建AXI總線IP
新建一個(gè)工程,Tools-->Create and Pacakge IP-->選擇Create AXI4 Peripheral

創(chuàng)建完以后(起個(gè)易理解的名字,放到能找到的路徑下),有三項(xiàng)需要設(shè)置:接口類型,數(shù)據(jù)類型和寄存器數(shù)量

我們按默認(rèn)這是就好,記住這里的設(shè)置:選擇AXI_Lite總線,數(shù)據(jù)位寬是32位,也就是4字節(jié),寄存器4個(gè),實(shí)際我們用到的只有一個(gè),但這里最低要求4個(gè),沒關(guān)系,多出的不用就是,待會(huì)我們就要通過操作寄存器完成對(duì)數(shù)據(jù)的讀寫。
然后選擇Edit IP,
打開ip的工程后,先打開這個(gè)文件:

這個(gè)就是基于AXI_Lite總線協(xié)議的模塊,可以看到我們?cè)O(shè)置的數(shù)據(jù)位寬和寄存器數(shù)量:


AXI總線向寄存器寫數(shù)據(jù):

AXI總線下讀寄存器的數(shù)據(jù):



然后打開頂層文件:

將添加的信號(hào)加上去:


保存,Tools-->Create and Package IP:

overwrite原來的文件。
在IP自己創(chuàng)建的工程文件夾里,打包好的IP就是這個(gè)文件夾,可以將其拷貝放到任意地方:

至此,基于AXI_Lite總線的IP就完成了??梢詫⑦@個(gè)文件夾拷到你之前建的工程目錄下,我是放在myip文件夾下。
第二步,使用基于AXI總線的IP
將我們自定義的IP添加到庫里:


添加我們自己創(chuàng)建的IP,然后點(diǎn)擊自動(dòng)連接:

會(huì)自動(dòng)出現(xiàn)互聯(lián)模塊和復(fù)位模塊,互聯(lián)模塊主要是起管理主從設(shè)備的作用:

本來我們還應(yīng)該添加邏輯分析儀觀察AXI總線的各信號(hào)波形,但是為了先上手體驗(yàn)怎么開發(fā)基于AXI的系統(tǒng),我們先略過,放在下一個(gè)實(shí)驗(yàn)中。
再點(diǎn)擊Run Block Automatiom:

將LED信號(hào)也輸出出來,右擊GPIO_LED,Make External。
右擊空白處,選擇Regenerate layout,美化一下排版:

這樣我們的系統(tǒng)就搭建成功了,下面就是一些例行操作:
檢驗(yàn)一下我們的設(shè)計(jì):

保存一下我們的設(shè)計(jì):

右鍵bd文件,復(fù)位一下系統(tǒng),Reset Output Products:

右鍵bd文件,Geberate Output Products,
右鍵bd文件,Create HDL Wrapper。
然后就是添加管腳約束,把GPIO_LED信號(hào)連接到LED燈上:
zc702的管教約束如下:
#GPIO PMOD1
set_property PACKAGE_PIN E15 [get_ports {GPIO_LED[7]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[7]}]
set_property PACKAGE_PIN D15 [get_ports {GPIO_LED[6]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[6]}]
set_property PACKAGE_PIN W17 [get_ports {GPIO_LED[5]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[5]}]
set_property PACKAGE_PIN W5 [get_ports {GPIO_LED[4]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[4]}]
#GPIO PMOD2
set_property PACKAGE_PIN V7 [get_ports {GPIO_LED[3]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[3]}]
set_property PACKAGE_PIN W10 [get_ports {GPIO_LED[2]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[2]}]
set_property PACKAGE_PIN P18 [get_ports {GPIO_LED[1]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[1]}]
set_property PACKAGE_PIN P17 [get_ports {GPIO_LED[0]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[0]}]
添加完先綜合一下,看看連線有沒有錯(cuò)誤。綜合完成生成比特流文件。
至此,大功告成,下面就到了本實(shí)現(xiàn)的重點(diǎn),進(jìn)入SDK寫代碼來讀寫寄存器!
將硬件系統(tǒng)信息和bit文件導(dǎo)入SDK:

然后Lanch SDK,新建一個(gè)空的工程:

在src文件下建一個(gè)c文件:

c大家都知道,用到什么函數(shù)要將這個(gè)函數(shù)所在的文件添加到頭文件,這類先把頭文件添加進(jìn)去:
#include
#include "xparameters.h"
#include "xil_io.h"
#include "sleep.h"
#include "xil_types.h"
Xinlin提供的讀函數(shù)是Xil_Out32((BaseAddr) + (u32)(RegOffset)),寫函數(shù)是Xil_Out32((BaseAddr) + (u32)(RegOffset), (u32)(Data)),讀寫都是相對(duì)于Master而言的,讀當(dāng)然是In,寫當(dāng)然是Out了。
前面我們提到了,讀寫是對(duì)我們定義的寄存器操作,我們這里8個(gè)led燈,只要用到寄存器0的低8位就可以了。既然要操作寄存器,肯定要知道寄存器的地址,所有設(shè)備的地址都放在bsp文件下的include文件里的xparameters.h文件里,并且以宏定義,方便調(diào)用:

例如我們的自定義IP在這里,GPIO_Zhu,第一個(gè)是基地址,第二個(gè)是最高地址,:

寄存器0所在地址就是基地址,偏移量為0,因?yàn)槲覀兌x的位寬是32位,4個(gè)字節(jié),寄存器1所在地址就是基地址+4,依次類推。
這里我們讓8個(gè)Led燈依次閃爍,1秒移動(dòng)一次,并讀取寄存器的數(shù)據(jù)打印到串口:
#include
#include "xparameters.h"
#include "xil_io.h"
#include "sleep.h"
#include "xil_types.h"
int main(){
u8 i=0;
u8 ledValue=0;
Xil_Out32(XPAR_GPIO_ZHU_V1_0_0_BASEADDR+0*4,0X00);
while(1){
for(i=0;i Xil_Out32(XPAR_GPIO_ZHU_V1_0_0_BASEADDR+0*4,1 ledValue=Xil_In32(XPAR_GPIO_ZHU_V1_0_0_BASEADDR+0*4);
xil_printf("ledValue=%x/r/n",ledValue); //打印到串口
sleep(1); //1s移動(dòng)一次
}
i=0;
}
}
板子上電,連接好,以Debug方式運(yùn)行:

下載好后,打開串口:


點(diǎn)擊開始運(yùn)行:

Led開始依次閃爍了!,并且在串口看到打印出的數(shù)據(jù):

至此,實(shí)驗(yàn)成功,開啟了我們ARM+FPGA開發(fā)之路!以后可以嘗試開發(fā)更復(fù)雜的系統(tǒng)。
編輯:hfy
-
Xilinx
+關(guān)注
關(guān)注
73文章
2190瀏覽量
129226 -
AXI
+關(guān)注
關(guān)注
1文章
137瀏覽量
17702
發(fā)布評(píng)論請(qǐng)先 登錄
AXI GPIO擴(kuò)展e203 IO口簡介
【米爾MYC-YM90X安路飛龍DR1開發(fā)板】HMI人機(jī)界面開發(fā)
RDMA over RoCE V2設(shè)計(jì)2:ip 整體框架設(shè)計(jì)考慮
RDMA簡介9之AXI 總線協(xié)議分析2
RDMA簡介8之AXI 總線協(xié)議分析1
如何使用AMD Vitis HLS創(chuàng)建HLS IP
NVMe IP之AXI4總線分析
NVMe協(xié)議簡介之AXI總線
一文詳解Video In to AXI4-Stream IP核
ZYNQ基礎(chǔ)---AXI DMA使用
ARM開發(fā)板與FPGA的結(jié)合應(yīng)用
AMBA AXI4接口協(xié)議概述

ARM+FPGA開發(fā):基于AXI總線的GPIO IP創(chuàng)建
評(píng)論