18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在 Vivado中完成平臺準(zhǔn)備工作——創(chuàng)建硬件設(shè)計(jì)

454398 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2020-09-26 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文系《創(chuàng)建 Vitis? 加速平臺的簡單指南》的第1部分。(您可通過下列鏈接查看其它各部分:第 2 部分:在 PetaLinux 中為加速平臺創(chuàng)建軟件工程;第 3 部分:在 Vitis 中封裝加速平臺?;第 4 部分:在 Vitis 中測試定制加速平臺)。

在本文中,我們將講解如何在 Vivado? Design Suite 中完成平臺準(zhǔn)備工作,以便將其用作為 Vitis 中的加速平臺。

您既可以采用已確認(rèn)的成熟設(shè)計(jì)作為平臺,這樣只需稍作增強(qiáng)便可靈活運(yùn)用于加速軟件功能,或者也可以采用僅含加速所需拓?fù)浣Y(jié)構(gòu)的簡單基礎(chǔ)平臺。重點(diǎn)在于,此平臺并沒有必要采用一次性設(shè)計(jì),而應(yīng)采用可有機(jī)變化的設(shè)計(jì),這樣即可隨您的設(shè)計(jì)需求而變。

引言

加速軟件組件就意味著將其從 CPU 卸載至可編程邏輯中的加速 IP。Vitis 工具將負(fù)責(zé)處理在加速 IP 與 CPU 之間添加數(shù)據(jù)移動程序的操作。

但它確實(shí)需要用戶提供輸入信息。它需要了解從 SoC 和加速 IP 連接到哪個(gè)接口。它還需要了解有哪些時(shí)鐘/復(fù)位可供使用。

并且由于我們在 CPU 與加速 IP 之間發(fā)送數(shù)據(jù)塊,因此需要中斷信號。基本上就這些…… 好吧,其實(shí)還要向 Vitis 工具提供一些其它信息,這個(gè)我們稍后再聊。

先繼續(xù)往下看。啟動 Vivado 并創(chuàng)建工程。我使用的是 ZCU104 評估板。但以下步驟對于所有 Zynq? UltraScale? 開發(fā)板都是通用的,無論是開發(fā)板還是定制板都一樣。

創(chuàng)建硬件設(shè)計(jì)

創(chuàng)建塊設(shè)計(jì) (BD)。此處名稱與用于命名平臺的名稱相同。

從 IP 目錄添加 Zynq UltraScale 處理器子系統(tǒng) IP 塊。如果使用的是開發(fā)板,那么應(yīng)啟用“塊自動化設(shè)置 (Block Automation)”功能。

我把默認(rèn)接口更改為僅包含 LPD:

在我們的簡單平臺中,可以只創(chuàng)建 2 個(gè)時(shí)鐘。這些時(shí)鐘將在 Vitis 中使用。

我們可從 IP 目錄添加 Clocking Wizard:

默認(rèn)情況下,復(fù)位處于高電平有效狀態(tài),而復(fù)位源(位于 Zynq UltraScale 器件上)則處于低電平有效狀態(tài)。因此,在進(jìn)行時(shí)鐘設(shè)置配置時(shí)需牢記此信息。

我添加了 3 個(gè)輸出時(shí)鐘:100Mhz、150Mhz 和 300Mhz:

并將復(fù)位極性設(shè)置為低電平有效(Active Low):

針對每個(gè)時(shí)鐘都需要提供同步復(fù)位。我們有 3 個(gè)時(shí)鐘,因此需要從 IP 目錄添加 3 個(gè) Processor System Reset IP 核:

下一步,需要添加中斷信號。這里我們從 IP 目錄添加 AXI Interrupt Controller。用戶可以使用 IP integrator 中的“運(yùn)行自動連接(Run Connection Automation)”功能來處理 AXI 連接。

使用 100Mhz 時(shí)鐘

在 AXI Interrupt Controller 中,將“中斷輸出連接(Interrupt Output Connection)”設(shè)置為“單連接 (Single)”,并將其連接到 Zynq UltraScale IP 上的 pl_ps_irq:

對于基本硬件平臺,這樣設(shè)置就可以了。

現(xiàn)在,我們只需設(shè)置元數(shù)據(jù),以便通過 Platform (PFM) 屬性將硬件信息告知 Vitis 即可。

添加 PFM 屬性

PFM 屬性是將元數(shù)據(jù)傳遞給 Vitis 所必需的。

Vitis 會提取這些數(shù)據(jù)以判定哪些接口、時(shí)鐘和中斷信號可用于在現(xiàn)有平臺中添加加速部分。

平臺名稱

首先,對平臺命名:

完成命名后,您將看到一個(gè)新的“平臺 (Platform)”選項(xiàng)卡。其中將顯示整個(gè)設(shè)計(jì)中的所有時(shí)鐘、接口和中斷信號。 我們需要篩選可用于 Vitis 的資源。

啟用時(shí)鐘

右鍵單擊時(shí)鐘,然后單擊“啟用 (Enable)”:

針對 clk_out3 重復(fù)此操作。

時(shí)鐘屬性

選中“選項(xiàng) (Options)”選項(xiàng)卡:

注:時(shí)鐘 ID 必須以 0 開頭并遞增,因此,請更改此處設(shè)置。我們還必須指定默認(rèn)值。

此處默認(rèn)值即 Vitis 中使用的默認(rèn)時(shí)鐘:

設(shè)置 clk_out3 的索引

啟用接口

可采用塊設(shè)計(jì)中可用的任意接口,例如,Zynq UltraScale 器件上的接口或 AXI Interconnect 上的接口。

在此例中,我只添加 Zynq UltraScale 器件上的接口。

啟用中斷

工程屬性

Vitis IDE 是支持眾多不同流程(例如,數(shù)據(jù)中心、加速或嵌入式流程等)的統(tǒng)一工具。我們需要將此用途傳遞給 Vitis 工具。

如果要創(chuàng)建嵌入式設(shè)計(jì),就需要指定該用途。在此示例中,我們將把 Vitis 用于加速。此用途必須明確指定,因?yàn)?Vitis 需要告知下游工具如何處理該平臺。

此處可看到下列屬性:

創(chuàng)建 XSA

完成以下任務(wù)以創(chuàng)建 XSA

? 生成塊設(shè)計(jì)
? 創(chuàng)建 HDL 封裝
? 生成比特流
? 依次單擊“File -> Export -> Export Hardware”
o 依次單擊“Expandable -> Pre Synthesis”,然后選中“Bitstream”

用戶可在此處輸入詳細(xì)信息:

至此大功告成。

如需了解后續(xù)步驟,請參閱本系列博客的第 2 部分:在 PetaLinux 中為加速平臺創(chuàng)建軟件工程

文章轉(zhuǎn)載自:Xilinx賽靈思官微
編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    129227
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    6027

    瀏覽量

    110731
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    844

    瀏覽量

    70295
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    何在Vivado上仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序

    如標(biāo)題所示,我們分享如何在Vivado上仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序 具體步驟 1. 將蜂鳥soc移植到Vivado 只要將端口映射好,注意配置好時(shí)鐘和bank
    發(fā)表于 10-21 11:08

    元服務(wù)發(fā)布準(zhǔn)備工作

    發(fā)布元服務(wù)前,請?jiān)敿?xì)了解華為應(yīng)用市場的審核要求,并提前準(zhǔn)備發(fā)布所需的文件、資源,以便您能順利、快速通過發(fā)布審核流程。 仔細(xì)閱讀元服務(wù)審核指南,了解發(fā)布元服務(wù)至華為應(yīng)用市場需要遵循的規(guī)則和要求。 完成
    發(fā)表于 10-10 15:48

    AMD Vivado ChipScope助力硬件調(diào)試

    許多硬件問題只有在整個(gè)集成系統(tǒng)實(shí)時(shí)運(yùn)行的過程才會顯現(xiàn)出來。AMD Vivado ChipScope 提供了一套完整的調(diào)試流程,可在系統(tǒng)運(yùn)行期間最大限度提升對可編程邏輯的觀測能力,助力設(shè)計(jì)調(diào)試。
    的頭像 發(fā)表于 09-05 17:08 ?757次閱讀

    土壓力計(jì)在使用前需要進(jìn)行哪些準(zhǔn)備工作?

    在巖土工程安全監(jiān)測,振弦式土壓力計(jì)的測量精度直接影響結(jié)構(gòu)物安全評估結(jié)果。為確保設(shè)備投用后數(shù)據(jù)可靠,使用前需完成系統(tǒng)化準(zhǔn)備工作。南京峟思為總結(jié)出以下關(guān)鍵步驟。1、正式安裝前需進(jìn)行雙重檢測。外觀檢查
    的頭像 發(fā)表于 08-21 13:29 ?217次閱讀
    土壓力計(jì)在使用前需要進(jìn)行哪些<b class='flag-5'>準(zhǔn)備工作</b>?

    如何用網(wǎng)關(guān)接入TTN平臺,控制多節(jié)點(diǎn)LoRaWAN模組?

    文章目錄 一、前言 二、準(zhǔn)備工作 三、創(chuàng)建網(wǎng)關(guān) 四、創(chuàng)建應(yīng)用 五、創(chuàng)建設(shè)備 六、設(shè)備信息 七、OTAA模式下AT指令流程 八、ABP模式下AT指令流程 九、TTN日志查看 ●Live
    的頭像 發(fā)表于 08-19 17:10 ?652次閱讀
    如何用網(wǎng)關(guān)接入TTN<b class='flag-5'>平臺</b>,控制多節(jié)點(diǎn)LoRaWAN模組?

    Vivado無法選中開發(fā)板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發(fā)板(Evaluation Board)進(jìn)行 FPGA 開發(fā)時(shí),我們通常希望在創(chuàng)建工程時(shí)直接選擇開發(fā)板,這樣 Vivado 能夠自動配置
    的頭像 發(fā)表于 07-15 10:19 ?1152次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    何在Unified IDE創(chuàng)建視覺庫HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 ,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?978次閱讀
    如<b class='flag-5'>何在</b>Unified IDE<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>視覺庫HLS組件

    想做好PCBA貼片加工?這些前期準(zhǔn)備工作要做好!

    一站式PCBA加工廠家今天為大家講講PCBA貼片加工前的準(zhǔn)備工作有哪些?PCBA貼片加工前的準(zhǔn)備工作。在PCBA代工過程,貼片加工前的準(zhǔn)備工作是確保電路板性能穩(wěn)定和生產(chǎn)效率高的基礎(chǔ)。
    的頭像 發(fā)表于 06-25 09:23 ?361次閱讀
    想做好PCBA貼片加工?這些前期<b class='flag-5'>準(zhǔn)備工作</b>要做好!

    普源示波器如何連接MATLAB實(shí)現(xiàn)數(shù)據(jù)采集與分析

    、高級算法應(yīng)用等。本文將詳細(xì)講解普源示波器與MATLAB的連接方法、配置步驟、高級功能及實(shí)戰(zhàn)案例,幫助用戶快速搭建高效的數(shù)據(jù)采集與分析系統(tǒng)。 ? 一、連接前的準(zhǔn)備工作 在連接示波器與MATLAB前,需完成以下準(zhǔn)備工作,確保
    的頭像 發(fā)表于 05-29 09:34 ?567次閱讀

    電能質(zhì)量檢測前的準(zhǔn)備工作介紹

    電能質(zhì)量問題檢測測試前的準(zhǔn)備工作詳細(xì)介紹。
    的頭像 發(fā)表于 05-17 09:52 ?409次閱讀
    電能質(zhì)量檢測前的<b class='flag-5'>準(zhǔn)備工作</b>介紹

    Vivado 2018.3軟件的使用教程

    大家好,歡迎來到至芯科技FPGA煉獄營地,準(zhǔn)備開啟我們的偉大征程!正所謂“兵馬未動,糧草先行”,戰(zhàn)前的準(zhǔn)備自是必不可少,在FPGA的漫漫沙場,我們何以入場,何以取勝呢?在這里我們?yōu)楦魑粦?zhàn)友準(zhǔn)備
    的頭像 發(fā)表于 04-30 14:14 ?2438次閱讀
    <b class='flag-5'>Vivado</b> 2018.3軟件的使用教程

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序約束文件可以直接創(chuàng)建或添加已存
    的頭像 發(fā)表于 03-24 09:44 ?4196次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時(shí)序約束

    dsm hyper v,在Hyper-V中部署DSM的步驟

    于家庭和企業(yè)的數(shù)據(jù)存儲與共享場景。而Hyper-V作為微軟的虛擬化平臺,能夠?yàn)橛脩籼峁└咝У奶摂M機(jī)創(chuàng)建和管理環(huán)境。在Hyper-V中部署DSM系統(tǒng),能讓用戶在虛擬化環(huán)境下充分享受DSM系統(tǒng)帶來的便利。接下來,就為大家詳細(xì)介紹如何在
    的頭像 發(fā)表于 02-05 15:25 ?928次閱讀
    dsm hyper v,在Hyper-V中部署DSM的步驟

    IBM發(fā)布《可持續(xù)發(fā)展準(zhǔn)備工作狀態(tài)報(bào)告》

    近日,IBM(紐約證券交易所:IBM)首次發(fā)布《可持續(xù)發(fā)展準(zhǔn)備工作狀態(tài)報(bào)告》(Sustainability Readiness Report)報(bào)告。結(jié)果顯示,88% 的企業(yè)高管計(jì)劃在未來 12個(gè)月
    的頭像 發(fā)表于 11-20 14:30 ?882次閱讀

    三星硅電容器已完成量產(chǎn)準(zhǔn)備

    在近日舉行的韓國半導(dǎo)體展覽會上,三星公司宣布了一項(xiàng)重要技術(shù)突破:其技術(shù)團(tuán)隊(duì)已順利完成硅電容器的量產(chǎn)準(zhǔn)備工作。這一成果標(biāo)志著三星在先進(jìn)半導(dǎo)體領(lǐng)域取得了顯著進(jìn)展,預(yù)示著半導(dǎo)體技術(shù)的新一輪革新。
    的頭像 發(fā)表于 10-28 16:59 ?881次閱讀