18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳談SDRAM內(nèi)存模組與差異對(duì)比

如意 ? 來(lái)源:今日頭條 ? 作者:?jiǎn)⑿居布钊?/span> ? 2020-09-15 15:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文可以了解什么?

DDR-DDR4內(nèi)存模塊的差異以及對(duì)比;

邏輯BANK的概念與定義;

芯片的位寬的解釋。

下圖是DDR3的PHY IP Core的定義規(guī)范。

詳談SDRAM內(nèi)存模組與差異對(duì)比

DDR-DDR4的物理結(jié)構(gòu)差異

首先,我們來(lái)對(duì)比一下DDR, DDR2, DDR3 SDRAM, and DDR4 SDRAM物理結(jié)構(gòu)上的差別,如下圖所示。

下表是SDRAM-DDR4前后的電壓,時(shí)鐘,速率的對(duì)比詳圖。

SDRAM, DDR1, DDR2, DDR3以及DDR4對(duì)比表

詳談SDRAM內(nèi)存模組與差異對(duì)比

邏輯BANK與芯片位寬

我們平時(shí)看到的SDRAM都是以模組形式出現(xiàn),即便是手機(jī)或者pad中的內(nèi)存單元,一般一會(huì)是好幾顆,為什么要做成這種形式呢?要解釋這個(gè)問(wèn)題,首先要接觸到兩個(gè)概念:物理Bank與芯片位寬。

1、邏輯Bank

簡(jiǎn)單地說(shuō),SDRAM的內(nèi)部是一個(gè)存儲(chǔ)陣列。由于采用管道式存儲(chǔ)(如同排隊(duì)買(mǎi)票),就很難做到隨機(jī)訪(fǎng)問(wèn)了。

陣列就如同表格一樣,將數(shù)據(jù)“填”進(jìn)去,你可以它想象成一張表格。和表格的檢索原理一樣,先指定一個(gè)行(Row),再指定一個(gè)列(Column),我們就可以準(zhǔn)確定位所需要的單元格,這就是內(nèi)存芯片尋址的基本原理。對(duì)于內(nèi)存來(lái)說(shuō),這個(gè)單元格可稱(chēng)為存儲(chǔ)單元,那么這個(gè)表格(存儲(chǔ)陣列)我們就稱(chēng)之為邏輯Bank(Logical Bank)。

詳談SDRAM內(nèi)存模組與差異對(duì)比

由于SDRAM的工作原理限制,單一的邏輯Bank將會(huì)造成非常嚴(yán)重的尋址沖突,大幅降低內(nèi)存效率,因此由于技術(shù)、成本等各方面原因,不可能一顆芯片只做一個(gè)全容量的邏輯Bank。所以架構(gòu)師在SDRAM內(nèi)部分割成多個(gè)L-Bank,在DDR2的標(biāo)準(zhǔn)中,邏輯Bank的數(shù)量是8個(gè)。

這樣一來(lái),在進(jìn)行尋址時(shí)就要先確定是哪個(gè)邏輯Bank,然后再在這個(gè)選定的邏輯Bank中選擇相應(yīng)的行與列定位內(nèi)存單元進(jìn)行尋址??梢?jiàn)對(duì)內(nèi)存的訪(fǎng)問(wèn),一次只能是一個(gè)邏輯Bank工作,而每次交換的數(shù)據(jù)就是邏輯Bank存儲(chǔ)陣列中一個(gè)“存儲(chǔ)單元”的容量。

2、芯片位寬

傳統(tǒng)內(nèi)存系統(tǒng)為了保證CPU的正常工作,必須一次傳輸完CPU在一個(gè)傳輸周期內(nèi)所需要的數(shù)據(jù)。而CPU在一個(gè)傳輸周期能接受的數(shù)據(jù)容量就是CPU數(shù)據(jù)總線(xiàn)的位寬,單位是bit(位)。當(dāng)時(shí)控制內(nèi)存與CPU之間數(shù)據(jù)交換的芯片也因此將內(nèi)存總線(xiàn)的數(shù)據(jù)位寬等同于CPU數(shù)據(jù)總線(xiàn)的位寬,內(nèi)存的位寬需要與CPU對(duì)應(yīng),才能正常運(yùn)行。

SDRAM內(nèi)存系統(tǒng)必須要組成一個(gè)物理Bank的位寬,才能使CPU正常工作,那么這個(gè)物理Bank位寬怎么得到呢?這就涉及到了內(nèi)存芯片的結(jié)構(gòu)。

每個(gè)內(nèi)存芯片也有自己的位寬,即每個(gè)傳輸周期能提供的數(shù)據(jù)量。理論上,完全可以做出一個(gè)位寬為64bit的芯片來(lái)滿(mǎn)足物理Bank的需要,但這對(duì)技術(shù)的要求很高,在成本和實(shí)用性方面也都處于劣勢(shì)。所以芯片的位寬一般都較小。對(duì)于臺(tái)式機(jī)市場(chǎng)所用的SDRAM芯片位寬最高也就是16bit,常見(jiàn)的則是8bit。這樣,為了組成物理Bank所需的位寬,就需要多顆芯片并聯(lián)工作。對(duì)于16bit芯片,需要4顆(4×16bit=64bit)。對(duì)于8bit芯片,則就需要8顆了。

這樣大概可以說(shuō)清楚芯片位寬、芯片數(shù)量與物理Bank的關(guān)系。物理Bank其實(shí)就是一組內(nèi)存芯片的集合,這個(gè)集合的容量不限,但這個(gè)集合的總位寬必須與CPU數(shù)據(jù)位寬相符。
責(zé)編AJX

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53252

    瀏覽量

    455391
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1396

    瀏覽量

    119515
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    8

    文章

    3159

    瀏覽量

    75976
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR SDRAMSDRAM的區(qū)別

    DDR內(nèi)存1代已經(jīng)淡出市場(chǎng),直接學(xué)習(xí)DDR3 SDRAM感覺(jué)有點(diǎn)跳躍;如下是DDR1、DDR2以及DDR3之間的對(duì)比。
    發(fā)表于 04-04 17:08 ?4973次閱讀
    DDR <b class='flag-5'>SDRAM</b>與<b class='flag-5'>SDRAM</b>的區(qū)別

    SDRAM的原理和時(shí)序

    SDRAM的原理和時(shí)序 SDRAM內(nèi)存模組與基本結(jié)構(gòu) 我們平時(shí)看到的SDRAM都是以模組形式出
    發(fā)表于 03-11 14:43 ?167次下載

    SDRAM內(nèi)存基礎(chǔ)知識(shí)

    嵌入式測(cè)試和測(cè)量挑戰(zhàn)目錄引言3-4DRAM發(fā)展趨勢(shì) 3DRAM4-6SDRAM 6-9DDR SDRAM6DDR2 SDRAM 7DDR3 SDRAM 8DDR4
    發(fā)表于 06-30 09:28 ?94次下載

    SDRAM內(nèi)存基礎(chǔ)指南

    本基礎(chǔ)指南共23頁(yè),它全面介紹了動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)概念,描述了DRAM的未來(lái)發(fā)展方向,并概述了如何藉由驗(yàn)證來(lái)改善內(nèi)存設(shè)計(jì)。 SDRAM 內(nèi)存系統(tǒng): 嵌入式測(cè)試和測(cè)量
    發(fā)表于 08-05 15:13 ?86次下載

    什么是SDRAM內(nèi)存

    什么是SDRAM內(nèi)存   SDRAM是“Synchronous Dynamic random access memory”的縮寫(xiě),意思是“同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器”,就是我們平時(shí)所說(shuō)的“同步
    發(fā)表于 12-17 11:14 ?1134次閱讀

    什么是DDR SDRAM內(nèi)存

    什么是DDR SDRAM內(nèi)存 DDR是一種繼SDRAM后產(chǎn)生的內(nèi)存技術(shù),DDR,英文原意為“DoubleDataRate”,顧名思義,就是雙數(shù)據(jù)傳輸模式。之所以稱(chēng)其為“雙”,也
    發(fā)表于 12-17 11:15 ?2084次閱讀

    SDRAM內(nèi)存

    SDRAM內(nèi)存            SDRAM是Synchronous Dynamic Random Access Memor
    發(fā)表于 12-17 16:15 ?851次閱讀

    DDR SDRAM內(nèi)存

    DDR SDRAM內(nèi)存            DDR SDRAM是Double Dat
    發(fā)表于 12-17 16:20 ?906次閱讀

    內(nèi)存模組

    內(nèi)存模組              內(nèi)存模組在此可以簡(jiǎn)單地理解為芯片組所能支持的標(biāo)準(zhǔn)
    發(fā)表于 12-26 15:57 ?718次閱讀

    SDRAM內(nèi)存詳解

    雖然目前SDRAM內(nèi)存條價(jià)格已經(jīng)接底線(xiàn),內(nèi)存開(kāi)始向DDR和Rambus內(nèi)存過(guò)渡。但是由于DDR內(nèi)存是在S
    發(fā)表于 01-05 16:21 ?247次下載

    SDRAM內(nèi)存詳解資料

    SDRAM內(nèi)存詳解資料
    發(fā)表于 10-30 15:45 ?8次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>內(nèi)存</b>詳解資料

    對(duì)比靜態(tài)SDRAM和動(dòng)態(tài)SDRAM,它們的區(qū)別是什么

    接口的異步DRAM相比,可以有一個(gè)更復(fù)雜的操作模式。下面宇芯電子介紹關(guān)于靜態(tài)SDRAM和動(dòng)態(tài)SDRAM的區(qū)別。 靜態(tài)記憶 假設(shè)我們要將16Mb存儲(chǔ)器連接到FPGA。 16Mb表示內(nèi)存可容納1600萬(wàn)位(準(zhǔn)確地說(shuō)是16777216
    發(fā)表于 06-24 12:01 ?1203次閱讀
    <b class='flag-5'>對(duì)比</b>靜態(tài)<b class='flag-5'>SDRAM</b>和動(dòng)態(tài)<b class='flag-5'>SDRAM</b>,它們的區(qū)別是什么

    SDRAM與DDR之間的主要差異是什么

    組成。 DRAM中又以SDRAM同步動(dòng)態(tài)隨機(jī)存取內(nèi)存在近幾年來(lái)最廣為使用,SDRAM最重要的就是能夠“同步”內(nèi)存與處理器(CPU)的頻率,讓SDRA
    發(fā)表于 02-22 15:35 ?4109次閱讀
    <b class='flag-5'>SDRAM</b>與DDR之間的主要<b class='flag-5'>差異</b>是什么

    DDR SDRAMSDRAM功能及結(jié)構(gòu)差異

    在計(jì)算機(jī)運(yùn)算速度發(fā)展的過(guò)程中,需要提高內(nèi)存的讀寫(xiě)速率,只能通過(guò)提高時(shí)鐘頻率來(lái)提高SDRAM的讀寫(xiě)速率。由于溫度等因素的影響,SDRAM的內(nèi)核時(shí)鐘頻率受限,無(wú)法進(jìn)一步提升。
    發(fā)表于 04-06 09:26 ?3103次閱讀
    DDR <b class='flag-5'>SDRAM</b>和<b class='flag-5'>SDRAM</b>功能及結(jié)構(gòu)<b class='flag-5'>差異</b>

    內(nèi)存模組n/a怎么解決?

    一、內(nèi)存模組n/a問(wèn)題概述 1.1 內(nèi)存模組的定義 內(nèi)存模組,又稱(chēng)為RAM(Random Acc
    的頭像 發(fā)表于 10-14 10:44 ?3330次閱讀