18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速串行傳輸兼容設(shè)計(jì)的設(shè)計(jì)準(zhǔn)則

PCB設(shè)計(jì) ? 2020-09-07 19:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

.高速串行傳輸兼容設(shè)計(jì)的三個(gè)基礎(chǔ)

作為與高速串行傳輸兼容的設(shè)計(jì),可以抑制反射,減少傳輸損耗并抑制噪聲,

電路板的設(shè)計(jì)遵循以下三個(gè)基本準(zhǔn)則:

1.差分布線的阻抗控制;

2.最小化差分布線長(zhǎng)度;

3.盡可能使差分對(duì)內(nèi)的布線長(zhǎng)度匹配。

關(guān)于反射的抑制,不僅可以通過(guò)優(yōu)化設(shè)計(jì)規(guī)格來(lái)控制上述布線,而且可以控制通孔(通孔)的阻抗,并且在數(shù)字消費(fèi)設(shè)備中變得越來(lái)越流行。必須考慮安裝區(qū)域的影響來(lái)優(yōu)化連接器,并充分了解電纜的實(shí)際特性。例如,如果連接器的安裝區(qū)域的圖案設(shè)計(jì)不正確,在許多情況下會(huì)存在額外的寄生電容,并且阻抗會(huì)下降和反射,這會(huì)惡化傳輸波形,因此必須對(duì)該區(qū)域進(jìn)行優(yōu)化。

此外,對(duì)于需要在高速串行傳輸中進(jìn)行仿真的區(qū)域,我們認(rèn)為它是5 Gbps或更高。這是因?yàn)?/span>5 Gbps PCI Express規(guī)范指出必須在模式設(shè)計(jì)階段使用仿真進(jìn)行確認(rèn),而且在許多情況下,還會(huì)聽(tīng)到實(shí)際問(wèn)題。

.高速串行傳輸?shù)幕夭〒p耗標(biāo)準(zhǔn)

對(duì)于高速串行傳輸,可能會(huì)有一些標(biāo)準(zhǔn),其中包含回波損耗和反射量的規(guī)范。

通用接口的典型示例是硬盤SSD串行ATA和廣播,安全性和醫(yī)學(xué)成像領(lǐng)域的SDI。

在這些情況下,半導(dǎo)體與外部I / O連接器之間的圖案設(shè)計(jì)將決定通過(guò)/失敗。這是需要PCB設(shè)計(jì)技術(shù)的領(lǐng)域。

例如,用于串行ATA的表面安裝連接器趨于具有較大的寄生電容,這會(huì)降低阻抗并降低性能。

作為對(duì)策,通過(guò)部分地去除基板的表面層上的安裝焊盤下方的實(shí)心平面以減小寄生電容,可以使配線的特性阻抗相同并且改善特性。積累專門知識(shí)對(duì)于這種優(yōu)化很重要,但是為了滿足廣泛的需求,也可以使用可以從電路板設(shè)計(jì)信息中高精度提取特征的軟件。

.總結(jié)

為了支持高速串行傳輸,除了控制差分布線的阻抗,最小化差分布線長(zhǎng)度并盡可能確保差分對(duì)內(nèi)的布線長(zhǎng)度的基本要素外,安裝位置的通孔和局部阻抗控制很重要。這在存在回波損耗標(biāo)準(zhǔn)的SDI接口中尤為明顯,并且使用仿真的電路板設(shè)計(jì)被認(rèn)為是必不可少的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板設(shè)計(jì)

    關(guān)注

    1

    文章

    130

    瀏覽量

    17221
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4881

    瀏覽量

    93542
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    472

    瀏覽量

    43284
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    6081
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無(wú)論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?5361次閱讀
    深度解讀PCB設(shè)計(jì)布局<b class='flag-5'>準(zhǔn)則</b>

    SILEX希來(lái)科高速圖像傳輸解決方案

    SILEX希來(lái)科高速圖像傳輸解決方案
    的頭像 發(fā)表于 08-27 11:25 ?381次閱讀

    高速信號(hào)傳輸為什么要用極細(xì)同軸線束?

    高速信號(hào)傳輸之所以選擇極細(xì)同軸線束,核心原因在于它兼顧了信號(hào)完整性、抗干擾能力、柔性布線和高速特性。它既能滿足現(xiàn)有的高速接口需求,又具備良好的擴(kuò)展性和可靠性,是現(xiàn)代電子系統(tǒng)不可或缺的關(guān)
    的頭像 發(fā)表于 08-22 18:19 ?1086次閱讀
    <b class='flag-5'>高速</b>信號(hào)<b class='flag-5'>傳輸</b>為什么要用極細(xì)同軸線束?

    高速總線接口的類型介紹

    串行RapidIO,高速串行通信協(xié)議,旨在鏈接DSP、FPGA、網(wǎng)絡(luò)處理器等芯片,具有低延遲、高帶寬(支持25Gbps、2.5Gbps、3.125Gbps的數(shù)據(jù)傳輸速率)。而Rapid
    的頭像 發(fā)表于 08-06 14:50 ?1279次閱讀

    串行通信和并行通信的區(qū)別是什么

    串行通信和并行通信是數(shù)據(jù)傳輸的兩種基本方式,它們?cè)跀?shù)據(jù)傳輸方式、線路設(shè)計(jì)、傳輸效率、應(yīng)用場(chǎng)景等方面存在顯著差異。以下是兩者的詳細(xì)對(duì)比: 一、數(shù)據(jù)傳輸
    的頭像 發(fā)表于 07-22 10:55 ?1281次閱讀

    全面了解串行通信

    、核心概念 數(shù)據(jù)傳輸方式 : 串行通信 :數(shù)據(jù)在單條線路上依次傳輸,每個(gè)時(shí)鐘周期傳輸1位(0或1)。 并行通信 :數(shù)據(jù)通過(guò)多條線路同時(shí)傳輸
    的頭像 發(fā)表于 07-19 14:13 ?808次閱讀

    如何用普源DHO924示波器構(gòu)建高速串行信號(hào)分析系統(tǒng)

    高速數(shù)字通信領(lǐng)域,如USB、PCIe、以太網(wǎng)等協(xié)議的測(cè)試與調(diào)試中,準(zhǔn)確分析串行信號(hào)的時(shí)序、抖動(dòng)、眼圖等參數(shù)是確保系統(tǒng)穩(wěn)定性和數(shù)據(jù)傳輸可靠性的關(guān)鍵。普源DHO924示波器憑借其200MHz帶寬、高
    的頭像 發(fā)表于 06-23 14:15 ?436次閱讀
    如何用普源DHO924示波器構(gòu)建<b class='flag-5'>高速</b><b class='flag-5'>串行</b>信號(hào)分析系統(tǒng)

    工業(yè)高速相機(jī)遠(yuǎn)距離無(wú)線傳輸,無(wú)線組網(wǎng)傳輸系統(tǒng)

    當(dāng)現(xiàn)場(chǎng)環(huán)境滿足無(wú)線網(wǎng)橋傳輸的條件,視野開(kāi)闊、無(wú)遮擋、安裝高度達(dá)到傳輸需求。無(wú)線網(wǎng)橋所具備的安裝靈活、快速構(gòu)建、低功能、高速率滿足數(shù)據(jù)傳輸的特點(diǎn)融合進(jìn)了現(xiàn)場(chǎng)的
    的頭像 發(fā)表于 06-06 09:44 ?439次閱讀

    智多晶XSBERT讓高速串行接口調(diào)試化繁為簡(jiǎn)

    高速串行接口(如PCIe、以太網(wǎng)、HDMI等)是芯片設(shè)計(jì)的“高速公路”,但調(diào)試過(guò)程卻常讓人抓狂——信號(hào)質(zhì)量差、誤碼率高、眼圖模糊……耗時(shí)耗力的測(cè)試流程,是否讓你無(wú)數(shù)次想對(duì)屏幕喊“太難了”?
    的頭像 發(fā)表于 05-30 14:30 ?714次閱讀
    智多晶XSBERT讓<b class='flag-5'>高速</b><b class='flag-5'>串行</b>接口調(diào)試化繁為簡(jiǎn)

    MAX9249多媒體串行鏈路串行器,帶有LVDS系統(tǒng)接口技術(shù)手冊(cè)

    MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù)。MAX9249串行器與GMSL解串器配合使用,構(gòu)成完整的數(shù)字串行鏈路,實(shí)現(xiàn)
    的頭像 發(fā)表于 05-28 16:43 ?607次閱讀
    MAX9249多媒體<b class='flag-5'>串行</b>鏈路<b class='flag-5'>串行</b>器,帶有LVDS系統(tǒng)接口技術(shù)手冊(cè)

    【技術(shù)】電磁兼容性(EMC)與高速DSP系統(tǒng)的設(shè)計(jì)挑戰(zhàn)

    "電磁兼容性(EMC)"這一概念。EMC包含兩個(gè)核心維度:系統(tǒng)對(duì)外界電磁環(huán)境的干擾強(qiáng)度(發(fā)射)以及自身抗干擾能力(敏感度)。根據(jù)波洛斯準(zhǔn)則,符合以下三要件的DSP
    的頭像 發(fā)表于 05-19 13:23 ?2649次閱讀
    【技術(shù)】電磁<b class='flag-5'>兼容</b>性(EMC)與<b class='flag-5'>高速</b>DSP系統(tǒng)的設(shè)計(jì)挑戰(zhàn)

    是德S系列示波器如何應(yīng)對(duì)高速串行測(cè)試

    高速數(shù)字通信時(shí)代,串行數(shù)據(jù)速率不斷提升,USB、PCIe、SerDes等接口的傳輸速率已突破數(shù)十Gbps。這對(duì)測(cè)試設(shè)備提出了更高要求:不僅需要足夠高的帶寬捕捉信號(hào)細(xì)節(jié),還要具備精準(zhǔn)的抖動(dòng)分析、眼圖
    的頭像 發(fā)表于 04-16 15:48 ?421次閱讀
    是德S系列示波器如何應(yīng)對(duì)<b class='flag-5'>高速</b><b class='flag-5'>串行</b>測(cè)試

    FPI10015 PCIe連接器,連接更穩(wěn)定,滿足高速傳輸設(shè)備互連需求

    高速傳輸設(shè)備對(duì)于連接器具有更高的需求,F(xiàn)PI10015 PCIe 連接器兼具了高速傳輸、連接穩(wěn)固、兼容性強(qiáng)等優(yōu)勢(shì),可為設(shè)備帶來(lái)更全面的互連
    的頭像 發(fā)表于 12-03 09:18 ?752次閱讀
    FPI10015 PCIe連接器,連接更穩(wěn)定,滿足<b class='flag-5'>高速</b>率<b class='flag-5'>傳輸</b>設(shè)備互連需求

    PCIe數(shù)據(jù)傳輸協(xié)議詳解

    、網(wǎng)卡和聲卡等,以實(shí)現(xiàn)高效的數(shù)據(jù)傳輸。以下是對(duì)PCIe數(shù)據(jù)傳輸協(xié)議的介紹: 一、PCIe協(xié)議的基本概念 PCIe協(xié)議定義了一系列規(guī)范和要求,以實(shí)現(xiàn)在主機(jī)系統(tǒng)和外圍設(shè)備之間高效、可靠地進(jìn)行數(shù)據(jù)通信。它采用了高速
    的頭像 發(fā)表于 11-26 16:12 ?4964次閱讀