18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

華為方舟編譯器獲多硬件平臺支持,未來RISC-V芯片或也支持

牽手一起夢 ? 來源:IT之家 ? 作者:騎士 ? 2019-12-19 17:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在近期舉行的中國開源峰會OSC源創(chuàng)會·年終盛典上,華為方舟編譯器獲得“最有價值開源項目”稱號。

據(jù)介紹,方舟編譯器從根源上改變了執(zhí)行模式,Java程序通過語言前端解析處理,生成Maple IR,經(jīng)過語言特性實現(xiàn),進(jìn)入優(yōu)化中端,生成后端代碼。憑借多語言聯(lián)合優(yōu)化、輕量運行時,高效內(nèi)存回收機制、多硬件平臺支持、軟硬件聯(lián)合優(yōu)化協(xié)同四大技術(shù)亮點,方舟編譯器自上線后很快創(chuàng)造了「碼云中國開源史上最快達(dá)到5K Star 」記錄。

中科院軟件所智能軟件中心程序語言與編譯技術(shù)實驗室開發(fā)了方舟編譯器Runtime開源參考實現(xiàn)——Toy Runtime。并表示方舟編譯器有望實現(xiàn)RISC-V芯片支持 。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 華為
    +關(guān)注

    關(guān)注

    217

    文章

    35618

    瀏覽量

    259795
  • JAVA
    +關(guān)注

    關(guān)注

    20

    文章

    2992

    瀏覽量

    115256
  • 編譯器
    +關(guān)注

    關(guān)注

    1

    文章

    1665

    瀏覽量

    50961
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2706

    瀏覽量

    51223
  • 方舟編譯器
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    588
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    提高RISC-V在Drystone測試中得分的方法

    性能:內(nèi)存的讀寫速度、延遲和帶寬等都會影響到 Drystone 的性能。 指令集優(yōu)化:對RISC-V指令集的優(yōu)化會影響性能。例如,對于特定的應(yīng)用計算任務(wù),可以通過定制指令集來提高性能。
    發(fā)表于 10-21 13:58

    兆松科技ZCC-FuSa編譯器全面支持晶心科技車規(guī)級RISC-V處理IP核

    2025 年 8 月 26 日,兆松科技宣布其車規(guī)編譯器 ZCC-FuSa 全面支持 Andes 晶心科技各系列車規(guī)級的 AndesCore RISC-V CPU IP (D23-SE
    的頭像 發(fā)表于 08-27 16:50 ?803次閱讀
    兆松科技ZCC-FuSa<b class='flag-5'>編譯器</b>全面<b class='flag-5'>支持</b>晶心科技車規(guī)級<b class='flag-5'>RISC-V</b>處理<b class='flag-5'>器</b>IP核

    兆松科技發(fā)布高性能RISC-V編譯器ZCC 4.0.0版本

    近日,兆松科技(武漢)有限公司(以下簡稱“兆松科技”)宣布正式發(fā)布高性能 RISC-V 編譯器 ZCC 4.0.0 版本。新版本在性能優(yōu)化、廠商自定義指令支持和軟件庫等方面實現(xiàn)全面升級,并同步推出
    的頭像 發(fā)表于 06-27 14:48 ?1945次閱讀
    兆松科技發(fā)布高性能<b class='flag-5'>RISC-V</b><b class='flag-5'>編譯器</b>ZCC 4.0.0版本

    兆松科技ZCC編譯器全面支持芯來科技NA系列處理

    近日,兆松科技(武漢)有限公司(以下簡稱“兆松科技”)宣布正式發(fā)布高性能RISC-V編譯器ZCC 4.0.0版本。
    的頭像 發(fā)表于 06-11 09:56 ?1064次閱讀

    RISC-V架構(gòu)下的編譯器自動向量化

    高性能算力生態(tài)的建設(shè),正投入編譯器自動向量化優(yōu)化等多項關(guān)鍵技術(shù),全面助力RISC-V的高性能發(fā)展。RISC-V向量設(shè)計SpacemiT在現(xiàn)代CPU中,向量支持是算力的
    的頭像 發(fā)表于 06-06 16:59 ?746次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)下的<b class='flag-5'>編譯器</b>自動向量化

    RISC-V未來應(yīng)走向何方

    半導(dǎo)體行業(yè)正孜孜不倦地推動創(chuàng)新,在這個過程中,做出正確選擇,正成為芯片成功的關(guān)鍵因素。在眾多操作系統(tǒng)、編譯器、調(diào)試和其他工具的選項中,開放的RISC-V指令集架構(gòu)(ISA)正在加速普
    的頭像 發(fā)表于 04-01 09:30 ?755次閱讀

    RISC-V芯片中使用的各種常用總線釋義

    釋義 :RIB(RISC-V Internal Bus)總線是一種常用于RISC-V架構(gòu)中的自定義總線協(xié)議。它支持從連接,但同一時刻只
    發(fā)表于 12-28 17:53

    risc-v芯片在電機領(lǐng)域的應(yīng)用展望

    具體應(yīng)用場景進(jìn)行靈活定制,從而實現(xiàn)更高效的控制算法和更優(yōu)化的性能表現(xiàn)。 此外,RISC-V芯片支持多核架構(gòu),這使得電機控制系統(tǒng)能夠同時處理多個任務(wù),提高整體運行效率。在電機驅(qū)動方面,多核架構(gòu)能夠使得
    發(fā)表于 12-28 17:20

    Triton編譯器支持的編程語言

    Triton編譯器支持的編程語言主要包括以下幾種: 一、主要編程語言 Python :Triton編譯器通過Python接口提供了對Triton語言和編譯器的訪問,使得用戶可以在Pyt
    的頭像 發(fā)表于 12-24 17:33 ?1338次閱讀

    HighTec C/C++編譯器套件全面支持芯來RISC-V IP

    德國薩爾布呂肯,2024年12月5日——世界領(lǐng)先的汽車C/C++編譯器解決方案提供商HighTec EDV Systeme GmbH宣布全面支持芯來科技的RISC-V IP。HighTec編譯
    的頭像 發(fā)表于 12-23 09:04 ?1712次閱讀
    HighTec C/C++<b class='flag-5'>編譯器</b>套件全面<b class='flag-5'>支持</b>芯來<b class='flag-5'>RISC-V</b> IP

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    的指令集使用模塊化的方式進(jìn)行組織,每一個模塊使用一個英文字母來表示。RISC-V最基本也是唯一強 制要求實現(xiàn)的指令集部分是由I字母表示的基本整數(shù)指令子集,使用該整數(shù)指令子集,便能夠?qū)崿F(xiàn)完整的軟件編譯器
    發(fā)表于 12-16 23:08

    HighTec C/C++編譯器支持Andes晶心科技RISC-V IP

    汽車編譯器解決方案領(lǐng)先供貨商HighTec EDV-Systeme GmbH宣布其針對汽車市場的高度優(yōu)化C/C++編譯器支持Andes晶心科技的RISC-V IP。這項
    的頭像 發(fā)表于 12-12 16:26 ?1401次閱讀

    基于risc-v架構(gòu)的芯片與linux系統(tǒng)兼容性討論

    硬件接口兼容。 平臺特性支持RISC-V架構(gòu)的芯片可能具備一些特定的功能特性,如特定的節(jié)能模式、
    發(fā)表于 11-30 17:20

    RISC-V能否復(fù)制Linux 的成功?》

    設(shè)計的開放標(biāo)準(zhǔn)。正如Swift所指出的那樣,RISC-V不同于過去指令集之間的派別之爭,而是表示創(chuàng)新能力和選擇自由。隨著RISC-V的迅速發(fā)展,圍繞RISC-V處理設(shè)計的基礎(chǔ)設(shè)施和軟
    發(fā)表于 11-26 20:20

    RISC-V筆記——基礎(chǔ)

    1.前言RISC-V旨在支持廣泛的定制和專業(yè)化。RISC-V的ISA是由一個基本整型ISA和其它對基本ISA的可選擴展組成。每個整型ISA可以使用一個多個可選的ISA擴展進(jìn)行擴展?;?/div>
    的頭像 發(fā)表于 11-12 01:08 ?1872次閱讀
    <b class='flag-5'>RISC-V</b>筆記——基礎(chǔ)