18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb中如何去降低噪聲與電磁干擾

PCB線路板打樣 ? 來(lái)源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-03-24 17:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設(shè)備的靈敏度越來(lái)越高,這要求設(shè)備的抗干擾能力也越來(lái)越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問(wèn)題之一。本文將介紹PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過(guò)多年設(shè)計(jì)總結(jié)出來(lái)的,在PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門:

(1)能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2)可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。

(3)盡量為繼電器等提供某種形式的阻尼。

(4)使用滿足系統(tǒng)要求的最低頻率時(shí)鐘

(5)時(shí)鐘產(chǎn)生器盡量近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。

(6)用地線將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線盡量短。

(7)I/O驅(qū)動(dòng)電路盡量近印刷板邊,讓其盡快離開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。

(8)MCD無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9)閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。

(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。

(11)印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12)單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。

(13)時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O線和接插件。

(14)模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。

(15)對(duì)A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16)時(shí)鐘線垂直于I/O線比平行I/O線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。

(17)元件引腳盡量短,去耦電容引腳盡量短。

(18)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19)對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20)石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。

(21)弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路。

(22)信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23)每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。

(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5442

    文章

    12341

    瀏覽量

    371610
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23651

    瀏覽量

    418559
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44304
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    為了減少電磁干擾,裝置在硬件設(shè)計(jì)時(shí)應(yīng)該遵循哪些原則?

    流程,具體原則如下: 一、元器件選型:優(yōu)先選用抗干擾性能優(yōu)異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩(wěn)定性等維度篩選,從源頭
    的頭像 發(fā)表于 09-19 15:41 ?262次閱讀

    高精度應(yīng)變式力傳感器在海綿泡沫壓陷硬度試驗(yàn)機(jī)低噪聲放大電路設(shè)計(jì)

    與放大電路需求 傳感器輸出信號(hào)具有“微弱、差分、易受干擾” 特性,輸出可達(dá)微伏級(jí),采用差分輸出抗干擾,但易受電磁、溫度等因素影響。因此,放大電路需滿足高增益低噪聲、強(qiáng)抗
    的頭像 發(fā)表于 09-12 09:10 ?300次閱讀
    高精度應(yīng)變式力傳感器在海綿泡沫壓陷硬度試驗(yàn)機(jī)<b class='flag-5'>中</b>的<b class='flag-5'>低噪聲</b>放大電路設(shè)計(jì)

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗(yàn)證板噪聲水平?

    在我設(shè)計(jì)的復(fù)雜多片AD4134的大型數(shù)字系統(tǒng),噪聲水平Nrms無(wú)法控制到預(yù)期水平。希望能夠找到關(guān)鍵的影響因素。還請(qǐng)各位大師指點(diǎn)。 根據(jù)驗(yàn)證版及數(shù)據(jù)手冊(cè)的布局方式,不對(duì)ADC的下方地平面做切割處理
    發(fā)表于 08-11 08:24

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設(shè)備,電磁干擾(EMI)是一個(gè)長(zhǎng)期存在的挑戰(zhàn)。高頻噪聲可能來(lái)源于電源波動(dòng)、外部電磁場(chǎng),或是電路內(nèi)部元件的相互作用。這些
    的頭像 發(fā)表于 07-09 18:03 ?442次閱讀

    時(shí)源芯微 開關(guān)電源電磁干擾的控制技術(shù)

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路板(PCB)抗干擾設(shè)計(jì)等多個(gè)方面。 降低開關(guān)電源自身干擾 開關(guān)技術(shù)優(yōu)化 在傳統(tǒng)的硬開關(guān)電路
    的頭像 發(fā)表于 05-20 16:50 ?398次閱讀
    時(shí)源芯微 開關(guān)電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術(shù)

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來(lái),主要有電源噪聲、傳輸線干擾、耦合、電磁
    發(fā)表于 04-29 17:39

    解決噪聲問(wèn)題試試從PCB布局布線入手

    路徑。然后,電流路徑?jīng)Q定了器件在該低噪聲布局布線設(shè)計(jì)的位置。 PCB布局布線指南 第一步:確定電流路徑 在開關(guān)轉(zhuǎn)換器設(shè)計(jì),高電流路徑和低電流路徑彼此非??拷?。交流(AC)路徑攜帶有
    發(fā)表于 04-22 09:46

    PCB設(shè)計(jì):降低噪聲電磁干擾的24個(gè)竅門

    (1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方?! 。?) 可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。 ?。?) 盡量為繼電器等提供某種形式的阻尼?! 。?) 使用滿足系統(tǒng)要求
    發(fā)表于 04-11 11:21

    如何實(shí)現(xiàn)通信級(jí)PCB的超低噪聲?捷多邦的技術(shù)路徑揭秘

    在現(xiàn)代通信設(shè)備設(shè)計(jì)PCB噪聲控制已成為影響系統(tǒng)性能的關(guān)鍵因素。作為專業(yè)的PCB制造商,捷多邦通過(guò)多年的技術(shù)積累,為通信行業(yè)提供了可靠的超低噪聲
    的頭像 發(fā)表于 04-07 10:34 ?504次閱讀

    EMI(干擾)和EMS(抗擾)基礎(chǔ)知識(shí)與整改流程

    ),傳導(dǎo)噪聲CE是指經(jīng)由線體或PCB板布線傳導(dǎo)的噪聲,輻射噪聲RE是指排放(輻射)到環(huán)境噪聲
    發(fā)表于 03-28 13:28

    如何降低ADI LTM4702超低噪聲μModule穩(wěn)壓器的輸出開關(guān)噪聲

    噪聲敏感器件的功耗不斷提高。醫(yī)療超聲成像系統(tǒng)、5G收發(fā)器和自動(dòng)測(cè)試設(shè)備(ATE)等應(yīng)用需要在面積較小的PCB上實(shí)現(xiàn)高輸出電流(>5 A)、低噪聲水平和高帶寬。由于對(duì)輸出電流的需求較高,以前使用的傳統(tǒng)雙級(jí)(降壓+低壓差(LDO)穩(wěn)
    的頭像 發(fā)表于 03-25 11:26 ?1252次閱讀
    如何<b class='flag-5'>降低</b>ADI LTM4702超<b class='flag-5'>低噪聲</b>μModule穩(wěn)壓器的輸出開關(guān)<b class='flag-5'>噪聲</b>

    頻域示波器在電源噪聲分析的應(yīng)用

    頻域示波器在電源噪聲分析的應(yīng)用非常廣泛且有效。電源噪聲電磁干擾的一種,通常表現(xiàn)為高頻干擾信號(hào)
    發(fā)表于 03-14 15:03

    電磁兼容與電磁干擾快速評(píng)估系統(tǒng)

    智慧華盛恒輝電磁兼容與電磁干擾快速評(píng)估系統(tǒng)是一種專門用于分析和評(píng)估電子設(shè)備或系統(tǒng)在電磁環(huán)境的兼容性和
    的頭像 發(fā)表于 02-14 17:44 ?665次閱讀
    <b class='flag-5'>電磁</b>兼容與<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>快速評(píng)估系統(tǒng)

    如何在PCB上通過(guò)器件選擇和布線達(dá)到降低噪聲的目的?

    如何在PCB上通過(guò)器件選擇和布線達(dá)到降低噪聲的目的?
    發(fā)表于 02-14 07:16

    場(chǎng)效應(yīng)管驅(qū)動(dòng)電路設(shè)計(jì) 如何降低場(chǎng)效應(yīng)管的噪聲

    引起的噪聲。 增加濾波電路 : 在電源輸入端增加適當(dāng)?shù)臑V波電路,如LC濾波器等,可以濾除高頻噪聲成分。 優(yōu)化PCB布局與布線 : 反饋線路應(yīng)避開磁性元件、開關(guān)管及功率二極管,以減少電磁
    的頭像 發(fā)表于 12-09 16:17 ?1736次閱讀